电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590GC120M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590GC120M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590GC120M000DGR - - 点击查看 点击购买

590GC120M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590GC120M000DGR规格参数

参数名称属性值
类型XO(标准)
频率120MHz
功能启用/禁用
输出CMOS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
诚招MCU销售工程师
诚招MCU销售工程师:有经验,能开单,年薪10万至30万+,不设上限。孙小姐15817472114((微信同号),地点:宝安西乡。可电联可面基!诚挚欢迎您的加入!!! ...
szjlkc 求职招聘
100分求助,请高手指点!请问学习用wdm做usb口驱动,从哪里下手?
有没有什么好的资料,多谢了...
greatmp 嵌入式系统
【Nucleo心得】+定时器
定时器一直是很有用的部件,在我们的系统中必须用到定时器。 在STM32L053 有3个通用定时器 一个低功耗定时器 一个基本定时器,两个看门狗 和 systick 定时器 174898 时钟分布与控制 ......
youki12345 stm32/stm8
数字系统设计基础教程
48299...
wzt FPGA/CPLD
小白弱弱地问一个问题
DCO有两个出厂校准参数,CALBC1_x和CALDCO_x。我想问,既然DCO是开环振荡器,即使把寄存器设置为这两个校准参数,他依然是工作在开环模式下的,依然是不稳定的,这两个参数有意义咩?求大神指教...
502001334 微控制器 MCU
Quartusll 中的ip_toolbench如何用命令行控制啊
就是不用GUI界面,和用命令行控制quartusll编译工程一样~~~ 不过quartus用命令行编译有帮助文档,已经搞定了。但这个玩意没有帮助文档~~~知道了兄弟支个招~~~ 主要是做项目有需要,不然 ......
wuzhenzhi FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1904  687  208  162  2615  13  22  33  21  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved