电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FA172M642DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FA172M642DG在线购买

供应商 器件名称 价格 最低购买 库存  
590FA172M642DG - - 点击查看 点击购买

590FA172M642DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FA172M642DG规格参数

参数名称属性值
类型XO(标准)
频率172.642MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
关于free的内存释放(是否立即释放了)
有个疑问,在WINCE下如果一直频繁申请内存(malloc),并调用free来释放它,是否一调用free就能将内存释放掉了,还是需要到进程退出呢?如果不是立即释放,是否可以调用其它API或有什么方法可以立即释 ......
conniezhou 嵌入式系统
0分帖子~~~
0...
dzkuchun 嵌入式系统
mooncmy 请进
呵呵,找你帮个忙,QQ上聊:85457796...
秋林 嵌入式系统
谁用过AT9261的CE5 BSP,1.7源码版本的
ATMEL年初总算放出了一系列带源码的WINCE BSP了,但是我在使用AT9261的CE5带源码1.7版本的BSP时,在编译的过程中总是报如下错误: BUILD: Directory: D:\WINCE500\PLATFORM\AT91SAM9261EK\S ......
maihy1985 嵌入式系统
不花钱斋玩STM32的过程(穷人的乐园)!
由于没能整成H-JTAG的带源码级调试,手上也没有它的JTAG仿真器。 但是板子能用H-JTAG的0.91版正常下载运行,并且手上已有以前的wiggler 并口板子。 因此要充分发挥穷人的DIY特长。 所需 ......
zhrui_2000 stm32/stm8
安卓手机也能装Ubuntu操作系统了-双启动
来源:嵌入式Linux中文站 作者:Alex 时间:2013-12-31 Tag:Ubuntu 点击: 19 Ubuntu 宣布一项新的开发者特性-Ubuntu的移动版本可直接运行在Android机上并实现双启动,目前该特性还不适 ......
qinkaiabc 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1064  2220  28  1072  1797  13  54  38  45  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved