电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FA150M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FA150M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590FA150M000DG - - 点击查看 点击购买

590FA150M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FA150M000DG规格参数

参数名称属性值
类型XO(标准)
频率150MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
关于屏幕花屏的问题
小弟最近在做一个关于显示屏的电路板 在通常测试的情况下屏幕是没问题的,但每次外部温度升高都会成屏幕花屏或者白屏 。。。。一般在55度 左右开始出现问题,测试的环境是恒温箱,,求打大神们 ......
xiaodanbao PCB设计
OK6410: win7 下 连接 dnw, usb port 总是 x,为什么呢?
今天刚买的ok6410,串口转usb连接正常,com4,115200,但是usb那里却始终是个x,应该是没有连接上。反倒是windows7自己跳出来一个同步的程序,叫windows mobile设备中心,连接上了开发板,还能看 ......
feiling90 嵌入式系统
供应LED恒流IC
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 产品名称:LED恒流IC 规  格:无要求 数  量:100K PCS 参 考 价:面议 包  装:无要求 有 效 期:2006年01月18日到2016年0 ......
aifang 消费电子
急!怎样在vxwork中格式化硬盘?
各位高手,我现在需要访问挂接的一块硬盘设备,请问怎样在vxworks命令符下格式化并给硬盘分区?多谢哈...
ysysfc11w 嵌入式系统
终端发送和接收函数会影响全局变量值?
如题所示,我再做实验时,总出现在终端的无线数据发送或者接收函数中,某些全局变量被篡改的情况,这是怎么回事?谁遇到过?该怎么解决?...
真求学者 无线连接
模拟信号和模拟电路的特点
  从教材第三章开始学习模拟电子电路。  1、模拟信号和模拟电路的概念  模拟信号是在时间和大小上连续变化的电量。  模拟电子电路(简称模拟电路)就是实现这一类模拟信号放大、变换 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1515  943  977  855  2136  5  41  26  2  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved