电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590EA148M500DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590EA148M500DG在线购买

供应商 器件名称 价格 最低购买 库存  
590EA148M500DG - - 点击查看 点击购买

590EA148M500DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590EA148M500DG规格参数

参数名称属性值
类型XO(标准)
频率148.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
想学习一下mpu6050,谁有好的教程
希望分享下 ...
freeyounger 电子竞赛
AT89C2051的频率计设计
前辈们好,我是在用 AT89C2051做个频率计 ,用定时器1做1秒定时,用定时器0用来当做计数器,我的输入信号是电平为 0.5V的正玄信号,请问这个信号能被检测出来吗?...
ningning1111 51单片机
给我推荐几本你们觉得很不错的书好不好呢
我想学驱动开发 windows和linux的都想学 但是我现在什么都不知道 也不知道怎么去学习 希望各位前辈能介绍介绍你们觉得不错的书籍 或者介绍一下你们学习的经验啊 希望你们能抽点时间帮帮我 ......
wajwaj 嵌入式系统
WindRiver 2000万美元收购移动软件公司
WindRiver系统公司日前宣布,WindRiver将通过现金和股票的形式,以2000万美元的价格收购InterpeakAB公司。InterpeakAB公司是网络、安全以及移动中介软件的领导供货商,其中间件软件可使新一代设 ......
rain 单片机
大家看看这两个波形的同步怎么产生?
大家帮帮我,其中三角波的频率是5KHz,梯形波是100个阶梯一个周期,上下对称,希望频率可调...
武帝座一 模拟电子
如何把自己画的一部分原理图添加到库文件
本帖最后由 hot8012 于 2015-1-23 13:38 编辑 在AD9中,如何把自己画的原理图中的一部分添加到库文件,选中复制后,再打开库文件新建一个元件后怎么就没粘贴了,求高手指点。如图,我想把图 ......
hot8012 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 36  1713  592  1269  2050  4  12  33  51  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved