电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511BCA133M000BAG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511BCA133M000BAG在线购买

供应商 器件名称 价格 最低购买 库存  
511BCA133M000BAG - - 点击查看 点击购买

511BCA133M000BAG概述

SINGLE FREQUENCY XO, OE PIN 1

511BCA133M000BAG规格参数

参数名称属性值
类型XO(标准)
频率133MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
ZIgBee中间的缓冲区是哪个变量代表啊
ZIgBee中间的缓冲区是哪个变量代表啊...
付小q 无线连接
求大神 DSP 28XX烧写flash失败
最近在做DSP F28069开发,做了一个小系统,可以进入sram进行调试,但是无法烧写flash,求大神指教 329855 ...
awinnie DSP 与 ARM 处理器
汽车显示问题
小犇遇到如下问题,求大神指导,导航部分发出RGB信号给雅马哈芯片处理,然后输出给显示器,显示器上显示出现有很细的条纹震动。初步排查雅马哈芯片输出到显示器没有问题,问题集中在导航部分到 ......
77号星空 汽车电子
求一份这个板子的STM32资料 或者板子厂家型号
想知道这个板子的生产厂家和型号,谁有百度网盘资料的希望能给我一份,很感谢 STM32F103ZET6 301862 ...
2638823746 stm32/stm8
“pyboardCN V2畅玩” 00 pyboardCN v2之“玩耍计划”
本帖最后由 孤立质子 于 2018-6-16 20:18 编辑 一、前言 应活动要求,先写(挖)个(个)计(大)划(坑),看看到时候能不能写得够多这个直接转为一个索引好了_(:з」∠)_ 二、具 ......
孤立质子 MicroPython开源版块
示波器只能测波形?格局小啦!
作者:一博科技高速先生自媒体成员 黄刚 在传统认知下,示波器的主要功能就是测试一个输入的波形,起到一个被动输入波形并测量展示给我们看的作用。如果你真的是这样想的话,格局可能就太 ......
yvonneGan PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2183  1072  2741  2073  1256  41  18  43  29  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved