电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT3907AI-23-33NH-30.000000Y

产品描述OSC DCXO 30.0000MHZ LVCMOS LVTTL
产品类别无源元件   
文件大小419KB,共10页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT3907AI-23-33NH-30.000000Y概述

OSC DCXO 30.0000MHZ LVCMOS LVTTL

SIT3907AI-23-33NH-30.000000Y规格参数

参数名称属性值
类型DCXO
频率30MHz
输出LVCMOS,LVTTL
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)34mA
安装类型表面贴装
封装/外壳4-SMD,无引线
大小/尺寸0.126" 长 x 0.098" 宽(3.20mm x 2.50mm)
高度 - 安装(最大值)0.032"(0.80mm)

文档预览

下载PDF文档
SiT3907
High Precision Digitally Controlled Oscillator (DCXO)
The Smart Timing Choice
The Smart Timing Choice
Features
Applications
Factory programmable between 1 MHz and 220 MHz
Digitally controlled pull range: ±25, ±50, ±100, ±200, ±400, ±800,
±1600 PPM
Eliminate the need for an external DAC
Superior pull range linearity of <= 0.01%
LVCMOS/LVTTL compatible output
Three industry-standard packages: 3.2 mm x2.5 mm (4-pin), 5.0 mm
x 3.2 mm (6-pin), 7.0 mm x 5.0 mm (6-pin)
Programmable drive strength to reduce EMI
Outstanding silicon reliability of 2 FIT
Ideal for clock synchronization, instrumentation, low
bandwidth PLL, jitter cleaner, clock recovery, audio,
video, and FPGA
Electrical Characteristics
Parameters
Output Frequency Range
Frequency Stability
Symbol
f
F_stab
F_aging
T_use
Min.
1
-10
-25
-50
Aging
Operating Temperature Range
-5
-20
-40
1.71
Supply Voltage
Vdd
2.25
2.52
2.97
Pull Range
Linearity
Frequency Change Polarity
Frequency Update Rate
Current Consumption
Duty Cycle
Rise/Fall Time
Output High Voltage
Output Low Voltage
Output Load
Start-up Time
Input Low Voltage
Input Middle Voltage
Input High Voltage
Input High or Low Logic Pulse
Input Middle Pulse Width
Input Impedance
Input Capacitance
RMS period Jitter
RMS Phase Jitter (random)
PR
Lin
F_update
Idd
DC
Tr, Tf
VOH
VOL
Ld
T_start
VIL
VIM
VIH
T_logic
T_middle
Zin
Cin
T_jitt
T_phj
45
90
0.4xVdd
0.8xVdd
500
500
100
Typ.
1.8
2.5
2.8
3.3
±400, ±800, ±1600
Positive Slope
32
31
1.2
6
5
1.5
2
0.6
0.65
25
12.5
34
34
55
2
10
15
10
0.2xVdd
0.6xVdd
2
3
1
1
0.01
Max.
220
+10
+25
+50
+5
+70
+85
1.89
2.75
3.08
3.63
Unit
MHz
PPM
PPM
PPM
PPM
°C
°C
V
V
V
V
PPM
%
kU / s
kU / s
mA
mA
%
ns
%Vdd
%Vdd
pF
ms
V
V
V
ns
ns
kΩ
pF
ps
ps
ps
ps
20% to 80%
f = 20 MHz, all Vdds
f = 20 MHz, all Vdds
f = 20 MHz, Integration bandwidth = 12 kHz to 20 MHz,
all Vdds. No activity on DP pin.
With full activity on DP pin.
See Figure 5
See Figure 5
See Figure 5
See Figure 5
See Figure 5
Frequency control mode 1, see Table 1
Frequency control mode 2, see Table 2
No load condition, f = 100 MHz, Vdd = 2.5V, 2.8V or 3.3V
No load condition, f = 100 MHz, Vdd = 1.8 V
Vdd = 1.8V, 2.5V, 2.8V or 3.3V
Vdd =1.8V, 2.5V, 2.8V or 3.3V, 10% - 90% Vdd level
IOH = -6mA, Vdd = 3.3V, 2.8V, 2.5V
IOL = -3mA, Vdd = 1.8V
IOH = -6mA, Vdd = 3.3V, 2.8V, 2.5V
IOL = -3mA, Vdd = 1.8V
See the last page for Absolute Pull Range, APR table
10 years
Extended Commercial
Industrial
Inclusive of initial tolerance, operating temperature, rated
power, supply voltage and load change
Condition
±25, ±50, ±100, ±200
Notes:
1. Absolute Pull Range (APR) is defined as the guaranteed pull range over temperature and voltage.
2. APR = pull range (PR) - frequency stability (F_stab) - Aging (F_aging)
SiTime Corporation
Rev. 1.2
990 Almanor Avenue
Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised July 24, 2014
:Microchip 推出新型数字信号控制器
MicrochipTechnologyInc.(美国微芯科技公司)日前宣布,推出适用于通用、多回路开关电源(SMPS)和其他电源转换应用的16位dsPIC?数字信号控制器(DSC)系列。 ...
fighting DSP 与 ARM 处理器
拥抱互联:汽车网关如何提升驾驶体验
汽车供应商和原始设备制造商正大力投资软件研发工作,以期增加新的功能和特性,从而实现自主性、电气化和连通性。但通过增加更多的电子控制单元(ECU)来实现这些功能是不可行的,因为这会加剧 ......
alan000345 微控制器 MCU
cc26xx TIMAC协议栈中 RATGPO1 输出问题
我希望的是在接收器接收到同步头Sync时,将RATGPO1信号输出至IOID2口进行观测。 http://www.deyisupport.com/resized-image.ashx/__size/550x0/__key/communityserver-discussions-components- ......
woxiaoniu 无线连接
美高森美推出IGLOO2拓宽FPGA产品组合,Actel的SmartFusion换了个马甲
120849 IGLOO2 FPGA提供最低系统成本、业界最佳集成度、低功率、高可靠性和安全性美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC) 现在宣布推出用于工业、商业、航空 ......
wstt FPGA/CPLD
说这个..FPGA上面设计个FIR滤波器又遇到问题了..
需要做个DBPSK非相干解调,原理非常简单,延迟一个码元,相乘,滤波就行了.用matlab先做了下,感觉还行,如下: 138554 设计滤波器用的是: h_low=fir1(50,0.01,'low'); %低通滤波器 然后输出 ......
astwyg FPGA/CPLD
我和intel SoC FPGA”+arm+fpga驱动全彩LED
为何选择intel SoC FPGA? 因为开发LED全彩,带灰度显示,普通单片机无法实现想要的效果,同时出现高刷芯片,单片机无法及时更新信息,开始学FPGA,网上一大堆Altera Cyclone 的开发板,比较便 ......
cjq_enjoy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1912  1569  575  1447  267  22  45  21  11  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved