电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT3907AC-22-33NY-27.000000T

产品描述LVCMOS/TTL Output Clock Oscillator,
产品类别无源元件    振荡器   
文件大小419KB,共10页
制造商SiTime
标准  
下载文档 详细参数 全文预览

SIT3907AC-22-33NY-27.000000T概述

LVCMOS/TTL Output Clock Oscillator,

SIT3907AC-22-33NY-27.000000T规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid8298711389
Reach Compliance Codecompliant
Country Of OriginMalaysia, Taiwan, Thailand
Factory Lead Time32 weeks
YTEOL6.64
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; TR
最长下降时间2 ns
频率调整-机械NO
频率稳定性25%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率27 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型LVCMOS/TTL
输出负载15 pF
物理尺寸3.2mm x 2.5mm x 0.75mm
最长上升时间2 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)

文档预览

下载PDF文档
SiT3907
High Precision Digitally Controlled Oscillator (DCXO)
The Smart Timing Choice
The Smart Timing Choice
Features
Applications
Factory programmable between 1 MHz and 220 MHz
Digitally controlled pull range: ±25, ±50, ±100, ±200, ±400, ±800,
±1600 PPM
Eliminate the need for an external DAC
Superior pull range linearity of <= 0.01%
LVCMOS/LVTTL compatible output
Three industry-standard packages: 3.2 mm x2.5 mm (4-pin), 5.0 mm
x 3.2 mm (6-pin), 7.0 mm x 5.0 mm (6-pin)
Programmable drive strength to reduce EMI
Outstanding silicon reliability of 2 FIT
Ideal for clock synchronization, instrumentation, low
bandwidth PLL, jitter cleaner, clock recovery, audio,
video, and FPGA
Electrical Characteristics
Parameters
Output Frequency Range
Frequency Stability
Symbol
f
F_stab
F_aging
T_use
Min.
1
-10
-25
-50
Aging
Operating Temperature Range
-5
-20
-40
1.71
Supply Voltage
Vdd
2.25
2.52
2.97
Pull Range
Linearity
Frequency Change Polarity
Frequency Update Rate
Current Consumption
Duty Cycle
Rise/Fall Time
Output High Voltage
Output Low Voltage
Output Load
Start-up Time
Input Low Voltage
Input Middle Voltage
Input High Voltage
Input High or Low Logic Pulse
Input Middle Pulse Width
Input Impedance
Input Capacitance
RMS period Jitter
RMS Phase Jitter (random)
PR
Lin
F_update
Idd
DC
Tr, Tf
VOH
VOL
Ld
T_start
VIL
VIM
VIH
T_logic
T_middle
Zin
Cin
T_jitt
T_phj
45
90
0.4xVdd
0.8xVdd
500
500
100
Typ.
1.8
2.5
2.8
3.3
±400, ±800, ±1600
Positive Slope
32
31
1.2
6
5
1.5
2
0.6
0.65
25
12.5
34
34
55
2
10
15
10
0.2xVdd
0.6xVdd
2
3
1
1
0.01
Max.
220
+10
+25
+50
+5
+70
+85
1.89
2.75
3.08
3.63
Unit
MHz
PPM
PPM
PPM
PPM
°C
°C
V
V
V
V
PPM
%
kU / s
kU / s
mA
mA
%
ns
%Vdd
%Vdd
pF
ms
V
V
V
ns
ns
kΩ
pF
ps
ps
ps
ps
20% to 80%
f = 20 MHz, all Vdds
f = 20 MHz, all Vdds
f = 20 MHz, Integration bandwidth = 12 kHz to 20 MHz,
all Vdds. No activity on DP pin.
With full activity on DP pin.
See Figure 5
See Figure 5
See Figure 5
See Figure 5
See Figure 5
Frequency control mode 1, see Table 1
Frequency control mode 2, see Table 2
No load condition, f = 100 MHz, Vdd = 2.5V, 2.8V or 3.3V
No load condition, f = 100 MHz, Vdd = 1.8 V
Vdd = 1.8V, 2.5V, 2.8V or 3.3V
Vdd =1.8V, 2.5V, 2.8V or 3.3V, 10% - 90% Vdd level
IOH = -6mA, Vdd = 3.3V, 2.8V, 2.5V
IOL = -3mA, Vdd = 1.8V
IOH = -6mA, Vdd = 3.3V, 2.8V, 2.5V
IOL = -3mA, Vdd = 1.8V
See the last page for Absolute Pull Range, APR table
10 years
Extended Commercial
Industrial
Inclusive of initial tolerance, operating temperature, rated
power, supply voltage and load change
Condition
±25, ±50, ±100, ±200
Notes:
1. Absolute Pull Range (APR) is defined as the guaranteed pull range over temperature and voltage.
2. APR = pull range (PR) - frequency stability (F_stab) - Aging (F_aging)
SiTime Corporation
Rev. 1.2
990 Almanor Avenue
Sunnyvale, CA 94085
(408) 328-4400
www.sitime.com
Revised July 24, 2014
LInux的进程
最近在看进程管理, 欢迎交流 本帖最后由 wuquan-1230 于 2010-4-25 10:39 编辑 ]...
wuquan-1230 聊聊、笑笑、闹闹
请问各位大侠有什么方法可以测贴片电容的大小么?
请问各位大侠有什么方法可以测贴片电容的大小么?...
wangshaolei8701 微控制器 MCU
C语言中的 .switch段!!
我现在使用C语言编程,仿真没有问题,烧到flash后,复位不能运行,检查发现,map文件中多了一个.switch的段,并且定义在外部ram中,请问这种情况要怎么处理啊? 各位大侠帮帮忙!!...
建刚电子 模拟与混合信号
S5pv210 时钟APLL,VPLL,EPLL分析
U-BOOT在启动的过程中,需要配置系统时钟。配置系统时钟,大概是以下几个步骤:(1)设置系统PLL锁定时间 (2)配置PLL (3)配置各模块分频系数 (4)切换到PLL时钟 1.基本原理 首先输 ......
Wince.Android 嵌入式系统
EEWORLD大学堂----直播资源汇总:TI C2000 在实时控制系统中的新特性
直播资源汇总:TI C2000 在实时控制系统中的新特性:https://training.eeworld.com.cn/course/4261...
phantom7 综合技术交流
谁又pads的资料啊!!
如题!...
风晨林 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2544  2126  1313  179  1657  49  56  31  11  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved