电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590CA50M0000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590CA50M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590CA50M0000DGR - - 点击查看 点击购买

590CA50M0000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590CA50M0000DGR规格参数

参数名称属性值
类型XO(标准)
频率50MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
DIY无线便携式电烙铁原创贴汇总
感谢大家参与一起DIY——无线便携式电烙铁 活动,你开始动手了吗?带着你的想法和创意一起来参与吧!应大家建议我们将活动日期延长至4月20日,所以有想法还没动手的小伙伴们,一切都来得及{:1_1 ......
eric_wang DIY/开源硬件专区
【案例分享】Rigol频谱仪基站信号测试与蓝牙跳频信号测试
西安某实验室在做信号测试时,发现数据总有比较高的底部噪声。西安安泰测试工程师怀疑实验室周围有无线电发射装置影响,于是利用Rigol基础款频谱仪RSA3030,在关闭测试信号的条件下测试底噪频谱 ......
安泰测试设备 测试/测量
Analog Discovery 2 测评(6) 波形发生器
本帖最后由 cruelfox 于 2019-12-8 12:17 编辑   上一篇Analog Discovery 2 测评(5) 采集系统硬件分析我介绍了Analog Discovery 2的模拟/数字转换部分,这一篇就来说说它的波形发生器部分 ......
cruelfox 测试/测量
关于STM32F103的GPIO操作和ODR,BRR,BSRR的设置
最近使用stm32F103系列开发产品的时候,在进行GPIO操作的时候出现了一些奇怪的问题。描述如下: 1.使用ODR操作PC端口,由于主程序和中断同时有对IO口的操作(主程序设置PC3,中断设置PC6 ......
吴通凯 stm32/stm8
串口配置问题
8位数据位,1位停止位,无校验位,ioctl应该具体如何设置? 谢谢!...
lnx 嵌入式系统
分享:如何为运算放大器布设电路板
在电路设计过程中,应用工程师往往会忽视印刷电路板(PCB)的布局。通常遇到的问题是,电路的原理图是正确的,但并不起作用,或仅以低性能运行。在本篇博文中,我将向您介绍如何正确地布设 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1896  992  638  1062  802  22  57  21  34  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved