电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590CA12M0000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590CA12M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590CA12M0000DGR - - 点击查看 点击购买

590CA12M0000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590CA12M0000DGR规格参数

参数名称属性值
类型XO(标准)
频率12MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
华硕员工长篇记实:天堂向左,华硕往右
要离开ASUS的同仁依照惯例都会留下些支言片语,这也是华硕独特的企业文化. 我也在想是否依照惯例留下点什么,让后人能够探索前辈们的历史,又怕影响还在ASUS工作的同仁们的心情,但毕竟在这里工 ......
songbo 单片机
泰克MSO6的低噪声设计
噪声是一种无处不在的常见问题。几乎处理电路的每个人都要用一定的时间处理噪声,要么找到噪声修复它,要么减少噪声对测量的影响。噪声来自于各种各样的地方,包括设计内部或外部,噪声可 ......
fish001 模拟与混合信号
谁有 索思达SSD-DM642 视频开发板例程资源????
现在正在索思达SSD-DM642 视频开发板上进行开发,但是开发板的资料没有。 请问大家谁有这个开发板的资料,就是板子上几个简单的视频例程就可以了。 能不能发给我一份,谢谢大家了 我的邮箱: ......
背着氧气的鱼 DSP 与 ARM 处理器
【DIY冰墩墩】+迟到运放的冰墩墩
1. 最近一直小忙,这个有趣的DIY活动就迟一点参加,过程还是很有意思滴。做一个运放评估板,原来是要把墩墩的造型作为GND铺铜来用,做了几版对于功能影响比较大,就最终一个简化的。 2、首先 ......
北方 DIY/开源硬件专区
EEWORLD大学堂----DC/DC 变换器设计中的常见错误及解决方案
DC/DC 变换器设计中的常见错误及解决方案:https://training.eeworld.com.cn/course/5117...
hi5 电源技术
麻烦各位帮看看,软件触发AD,配置好之后,SOC置1,但没有进入ADC中断
部分程序贴出来了,ADC中断程序里面我点亮了LED灯的,但程序跑起来之后LED灯没点亮。也就是没有进入中断。我用的是ADC INT1.6,不过那个SEQ中断InitSysCtrl();DINT;IER=0x0000;IFR=0x0000;InitP ......
jonny0811 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1616  1890  1155  798  2667  29  3  7  1  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved