电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511FBA148M000AAG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

511FBA148M000AAG在线购买

供应商 器件名称 价格 最低购买 库存  
511FBA148M000AAG - - 点击查看 点击购买

511FBA148M000AAG概述

SINGLE FREQUENCY XO, OE PIN 1

511FBA148M000AAG规格参数

参数名称属性值
类型XO(标准)
频率148MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
想将旧手机改成无线上网卡
现在有好几个旧的手机,扔掉可惜,卖了不值钱。。。。正在考虑是不是可以将改成无线上网卡给笔记本联网用……...
wuquan-1230 嵌入式系统
灌装机线路短路该如何处理?谢谢
灌装机线路短路该如何处理?谢谢 ...
李李李工30 工业自动化与控制
诚聘FPGA兼职
现有一个FPGA的问题需有偿找高手解决,特找广州地区的FPGA兼职人员。 硬件:FPGA型号是EP1C3T144C8N,SDRAM是HY57V641620 问题:用FPGA做的SDRAM控制器工作在100MHZ以下时没有问 题。工 ......
wqlcd_911 求职招聘
关于DLL得使用问题
我现在得系统结构采用的是ARM9作为主CPU,8052作为负CPU,我现在想将我的一些算法做成动态链接库放在8052里面,系统运行时和主CPU通信,将放在8052里面的DLL调入到内存里面,然后供主CPU使用,请问这 ......
chengchen3 嵌入式系统
每日一笑—— 我们种菜给你偷!
我们种菜给你偷!   由于在移动工作,有机会接触一些比较雷人的工单,曾经有一条彻底把我逗乐了。。。我看完,自己也乐喷了,移动真是太有才了!   与大家分享:   工单流水号XXX ......
simonprince 聊聊、笑笑、闹闹
DLP® 技术资料集锦,欢迎下载!
点击下载>>DLP® 技术和产品236126 点击下载>>针对 3D 打印的 TI DLP 技术 236127 点击下载>>针对 3D 机器视觉的高度可扩展 TI DLP 技术 236128 点击下载>>针对数字光刻的 TI DLP 技术 ......
EEWORLD社区 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 546  1819  261  444  21  25  16  33  55  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved