电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571ECB000107DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571ECB000107DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571ECB000107DGR - - 点击查看 点击购买

571ECB000107DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571ECB000107DGR规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率810 MHz
最小工作频率10 MHz
标称工作频率810 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源2.5 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压2.5 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
大家帮忙看一下,到底拿错了
#include #include #define F_CPU 7372800 /* 单片机主频为7.3728MHz,用于延时子程序 */ #include #include #include //******************************************************* ......
dongfangxiao Microchip MCU
基于Sitara的DIM核心板产品设计
基于Sitara的DIM核心板产品设计...
鑫海宝贝 DSP 与 ARM 处理器
给程序挑错
library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_unsigned.all ;use IEEE.numeric_std.all ;entity key1 isport ( Clk_I : in std_logic ; Rst_I : in std_logic ; key_I : i ......
eeleader FPGA/CPLD
[方案]某监狱闭路电视监控系统设计方案--3
4、显示与记录 显示与记录设备安装在控制室内,主要有监视器、硬盘录像机和一些视频处理设备。 现在有一种电视监控系统把云台、变焦镜头和摄像机封装在一起组成一体化摄像机。它们配有高级的伺 ......
hspring86 工业自动化与控制
430焊好后发现有些管脚被接地了!!!
我P11.2口奇怪的被接地了!与它相连的管脚P11.2没接地,还有一个脚是电源脚,也没接地,但是就是发现它和地短了,除了这个IO不能用了外其他IO都可以用,求高手解释!是我芯片坏了吗?...
水货老手 微控制器 MCU
有些情况为什么要使用开关稳压器?为什么不用线性稳压(LDO)和充电泵?
有些情况为什么要使用开关稳压器?为什么不用线性稳压(LDO)和充电泵?这是为何? 142404 142405 142406 ...
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2247  34  1906  2638  468  46  1  39  54  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved