电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

515ACA155M520AAG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 0.1-
产品类别无源元件   
文件大小597KB,共24页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

515ACA155M520AAG在线购买

供应商 器件名称 价格 最低购买 库存  
515ACA155M520AAG - - 点击查看 点击购买

515ACA155M520AAG概述

VCXO; DIFF/SE; SINGLE FREQ; 0.1-

515ACA155M520AAG规格参数

参数名称属性值
类型VCXO
频率155.52MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)46mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)22mA

文档预览

下载PDF文档
Si515
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
100 k H
Z T O
250 MH
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low-jitter operation
Short lead times: <2 weeks
AT-cut fundamental mode crystal
ensures high reliability/low aging
High power supply noise rejection
1% control voltage linearity
Available CMOS, LVPECL, LVDS,
and HCSL outputs
Optional integrated 1:2 CMOS
fanout buffer
3.3 and 2.5 V supply options
Industry-standard 5x7, 3.2x5, and
2.5x3.2 mm packages
Pb-free/RoHS-compliant
Selectable Kv (60, 90, 120,
150 ppm/V)
Si5602
5
X
7
MM
, 3.2
X
5
MM
2.5
X
3.2
MM
Ordering Information:
See page 14.
Applications
SONET/SDH/OTN
PON
Low Jitter PLLs
xDSL
Broadcast video
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Vc 1
OE
GND
2
3
6 V
DD
5 NC
4 CLK
Description
The Si515 VCXO utilizes Silicon Laboratories' advanced PLL technology to
provide any frequency from 100 kHz to 250 MHz. Unlike a traditional VCXO where
a different crystal is required for each output frequency, the Si515 uses one fixed
crystal and Silicon Labs’ proprietary synthesizer to generate any frequency across
this range. This IC-based approach allows the crystal resonator to provide
enhanced reliability, improved mechanical robustness, and excellent stability. In
addition, this solution provides superior control voltage linearity and supply noise
rejection, improving PLL stability and simplifying low jitter PLL design in noisy
environments. The Si515 is factory-configurable for a wide variety of user
specifications, including frequency, supply voltage, output format, tuning slope and
stability. Specific configurations are factory-programmed at time of shipment,
eliminating long lead times and non-recurring engineering charges associated with
custom frequency oscillators.
CMOS VCXO
Vc 1
OE 2
GND 3
6
V
DD
5 CLK–
4 CLK+
LVPECL/LVDS/HCSL/
Dual CMOS VCXO
Functional Block Diagram
V
DD
OE
Fixed
Frequency
Oscillator
Power Supply Filtering
Any-Frequency
0.1 to 250 MHz
Clock Synthesis
CLK+
CLK–
Vc
ADC
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si515
请教高手,设计是将NAND FLASH选通输出信号nFCE和ce一起拉高到1.8v,但是上电之后测得CE引脚一直为低电平
请教高手,设计是将NAND FLASH选通输出信号nFCE和ce一起拉高到1.8v,但是上电之后测得CE引脚一直为低电平,就是一直选通,本来应该在读取FLASH数据时候或者有效信号来的时候才为低,这样导致JTA ......
woinwow 嵌入式系统
智能小车红外循线问题
本人是新手,按照视频装好了电路,但没有下载运行程序,开关打开一段时间后,发现电池发热,有水状物流出,求大佬帮忙。:congratulate:...
baymax334 大学堂专版
NAND FLASH问题
我在存储管理器,可以看到正常的FLASH大小信息,但看不到分区信息。格式化后,可以看到分区信息,也能看到盘符,可以复制文件到这个盘符。但重启后,盘符看不到,里面的文件也看不到了。 当初 ......
65687831 嵌入式系统
如何使用FPGA设计语音存储系统
最近刚开始学VHDL,需要使用VHDL语言编程,以FPGA为基础,做一个数字录音存储系统,利用MAX7128电路板来做,需要用到哪几部分?具体的电路该怎么设计~?不知道有没前辈能够指导一下,在此谢过了 ......
xwing185 FPGA/CPLD
求助:怎样计算DTU的功耗
请各位大侠指教,怎样合理计算DTU的功耗。同事之间讨论没有得出好的办法,自己接上稳压电源测试,发现电流是在不断变化的,而且跳跃量很大,可以达到0.1A。我们开玩笑说直接接到电表上开几个小 ......
yyq_8076 嵌入式系统
对MTK平台的一些认识
对MTK平台的一些认识 一、 目的 来到这里近两月,更近距离的接近了MTK。身处基于MTK平台的产品开发浪潮之中,让我对MTK有更多的了解,不光是在平台技术本身。就技术上,从软件角度、系统 ......
clark 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 148  2857  2882  2543  155  46  8  58  16  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved