电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

DW-31-14-F-S-1110

产品描述.025" BOARD SPACERS
产品类别连接器   
文件大小156KB,共1页
制造商SAMTEC
官网地址http://www.samtec.com/
标准
下载文档 详细参数 全文预览

DW-31-14-F-S-1110概述

.025" BOARD SPACERS

DW-31-14-F-S-1110规格参数

参数名称属性值
针脚数31
间距0.100"(2.54mm)
排数1
长度 - 整体引脚1.430"(36.322mm)
长度 - 柱(配接)0.210"(5.334mm)
长度 - 叠接高度1.110"(28.194mm)
长度 - 焊尾0.110"(2.794mm)
安装类型通孔
端接焊接
触头镀层 - 柱(配接)
触头镀层厚度 - 柱(配接)3.00µin (0.076µm)
颜色黑色
版主,请问用RVDS开发STM,需要用哪种仿真器?
STM有串口调试,是否就不需要仿真器了呢?...
hnyming stm32/stm8
利用modelsim对quartus ii中的原理图文件进行仿真测试的一些问题
大家好,希望各位fpga大侠帮助在下解决一下问题。就是利用modelsim对quartus ii中的原理图文件进行仿真时,需要先将原理图文件转换为.v文件,并且还需添加ip库,还是实际情况并没有这样复杂,只需将原理图文件在quartus ii中设置为顶层文件,在编写个激励测试文件直接进行仿真测试呢。方法二我试过了,方法一由于需要添加ip库不懂,就没试。我的方法二是这样的,但没有成功。上面是我的原理...
xuhongming FPGA/CPLD
chipscope核的问题
近日在做实验时遇到这样的问题,在ISE工程中如果使用chipscope核的xco文件进行综合实现不会出问题,如果使用v文件就出现错误。导入到EDk工程中总是出错的。错误提示见下面:NgdBuild:604 - logical block 'burst_fiber_source_0/burst_fiber_source_0/USER_LOGIC_I/my_vio0' with type 'my_vi...
eeleader FPGA/CPLD
stc11f02烧写问题??
我的stc11f02 只能烧写一次,换了3片,都是这样。再写第二次,串口指示灯不闪烁。不知道为什么??调试程序太费l了。。。???p1.0p1.1 接地不起作用、...
wyflzw stm32/stm8
2812 AD求解
我用1个通道对1.5V直流采样多次,得到的AD码中最大值和最小值相差有20多,这个好像不是什么校正和增益的问题吧,有高手来帮忙分析下吗?...
zhide99 微控制器 MCU
TMS320LF2407的调试经验
1. 在FLASH中调试, FLASH中调试只可以设置一个断点, 执行速度并不慢, 只是烧录慢而且很麻烦, 建议只作为最终产品的少量调试用, 平时还是用外接RAM做调试.2. 在RAM中调试. 有两种外接方法:一是将RAM接在8000h-0ffffh处, 此时应在0-3fh处烧入跳转到8000h-803fH的指令, 将CMD文件中的中断向量区定在8000h-803fh处即可.二是利用MP/MC脚加...
sobi 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 163  196  251  715  1519 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved