电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590JB25M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590JB25M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590JB25M0000DG - - 点击查看 点击购买

590JB25M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590JB25M0000DG规格参数

参数名称属性值
类型XO(标准)
频率25MHz
功能启用/禁用
输出CMOS
电压 - 电源1.8V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
EEWORLD手机版页面吐槽贴
Hi,大家好! 平时你用手机登陆过论坛吗?用手机回过网友的帖子吗?你认为手机版的论坛还存在哪些让你忍受不了的bug呢?下周我们将优化论坛手机版的部分功能,欢迎大家跟帖吐槽:congrat ......
eric_wang 聊聊、笑笑、闹闹
TI DSP 内存空间的分配和指定
在CCS编程中,如果我们不指定变量/代码的存放位置,编译器会自动的给变量/代码分配一个位置,但是如果有的时候需要把变量放在一个特定的空间内,我们应该如何操作呢,CCS提供了如下的两个指令: ......
Jacktang 微控制器 MCU
新手求助:关于函数的使用 EZUSB_WaitForEEPROMWrite()
我刚刚接触单片机和Keil编程,先从一些现有的例子入手,已有程序中使用到了一些函数,比如EZUSB_WaitForEEPROMWrite(),这些函数应该都是已经写好的函数,而且函数的原形也已经找到了。但是在 ......
xuexithree 嵌入式系统
MSP430F5438的DCO倍频至8MHZ
平台说明 MS430F5438 view plain copy // 时钟默认情况 // FLL时钟 FLL选择 XT1 // 辅助时钟 ACLK选择 XT1 32768Hz // 主系统时钟 MCLK选择 DCOCLKDIV 1048 ......
Aguilera 微控制器 MCU
USB摄像头在我的电脑里打开,窗口很小,但用第三方软件打开就正常
如题,请问是怎么回事?...
jinn129160 嵌入式系统
一个LTspice上的变压器设计
这是老师给我的一个变压器flyback电路,我想知道这个电路各个部分的作用,想选取变压器线圈上的最优电感值,还有最优输入频率。已达到效率最大的目的。...
Decim 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2721  618  1598  211  319  17  24  10  25  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved