电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534BB000159DG

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534BB000159DG在线购买

供应商 器件名称 价格 最低购买 库存  
534BB000159DG - - 点击查看 点击购买

534BB000159DG概述

QUAD FREQUENCY XO, OE PIN 2

534BB000159DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 174.175824MHz
频率 - 输出 274.25MHz
频率 - 输出 3148.35165MHz
频率 - 输出 4148.5MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
这个简单的51单片机的问题,有点莫名其妙的,帮看看问题在哪里?
这个简单的51单片机的问题,有点莫名其妙的,帮看看问题在哪里? 单片机是赛元的,前段时间还好好的,今天再试就这个问题了,实在看不出问题在哪? 删除: #ifndef _SYS_DEF_H_ #define _ ......
pcf2000 51单片机
紧急求助
谁有用单片机控制GSM模块一短信的方式发送GPS定位数据的设计,或者相似的。。。。紧急需求。。。。不胜感激 有的话请发个人邮箱:huangtao953@163.com...
huangtao953 单片机
功率限制器怎么限制功率
一.功率限制器自动限制其输出功率: 电感前端与变换器控制芯片之间接电压前馈网络及电流波形给定网络;整流桥的输出回路与变换器控制芯片之间接有电流反馈网络;电压前馈网络与变换器控制芯 ......
Jacktang 模拟与混合信号
谁来张pwm 控制直流电机的pcb图
谁来张pwm 控制直流电机的pcb图最好原理图在给个程序原理图什么的...
fier PCB设计
denis-硬件系统的解析-SPARTAN-6试用报告5
1试用简介 1.1编写目的 本次试用报告主要是针对SPARTAN-6开发板的硬件系统的解析。参与人员:denis22380978 1.2项目背景 本开发板是EEWORLD论坛和赛灵思公司联合提供。这次试用活 ......
denis22380978 FPGA/CPLD
友善之臂6410上市,并有革命性安装和运行系统方式
技术是为了让工作和生活更有效,更简单! 友善之臂的6410开发板提供了很酷的革_命性SD卡安装方式,整个过程不需要USB线、网线、JTAG线、串口线,只要一张烧好bios的SD/SDHC卡就可以了,貌似其 ......
xyz.eeworld 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 590  203  192  1015  175  31  55  13  50  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved