电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AB000416DG

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534AB000416DG在线购买

供应商 器件名称 价格 最低购买 库存  
534AB000416DG - - 点击查看 点击购买

534AB000416DG概述

QUAD FREQUENCY XO, OE PIN 2

534AB000416DG规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1155.52MHz
频率 - 输出 2156.25MHz
频率 - 输出 3161.13281MHz
频率 - 输出 4173.37075MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
懂芯片结构的请进!!!关于电子芯片上的使能端的问题
本帖最后由 paulhyde 于 2014-9-15 03:44 编辑 有的芯片上不是有个使能端吗?? 使能端是接地还是接电源???? 貌似书上看到使能端只有接高电平才能使芯片工作的啊 求解!!!! ...
lin861296825 电子竞赛
承接电子/电气类产品开发(浙江,上海)
本团队在杭州,面向浙江广大中小电子企业承接各类数字、模拟电路设计开发生产; 各类单片机、CPLD、FPGA、ARM,DSP产品开发生产; 工业自动化设备开发、技术革新、改造服务及技术支持 成功案例 ......
gues123 嵌入式系统
STM32F469 交换 or 出售
有意收一个双目USB摄像头模块, 最好是可以用STM32F469IDISCOVERY 交换。有意请留言。 ...
568760310 淘e淘
求助:spwm波产生怎么有误差??
我的spwm波产生怎么有误差?? #include <msp430x14x.h> #define uint unsigned int #define uchar unsigned char uint j=0; uint k=0; uint b = {11.3088,33.9152, ......
zhuxiaoying 微控制器 MCU
大家在画PCB时端接电阻大小是怎么确定的啊?
来自:电子工程师技术交流(12425841)...
某人 PCB设计
【设计工具】Quartus II 自带在线逻辑分析仪SignalTap 的简单使用方法
Quartus II 自带在线逻辑分析仪SignalTap 的简单使用方法。 本帖最后由 GONGHCU 于 2012-2-11 16:16 编辑 ]...
GONGHCU FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2904  683  2137  1937  1918  59  14  44  39  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved