电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V27S20G

产品描述32K X 16 DUAL-PORT SRAM, 35 ns, PQFP100
产品类别存储   
文件大小209KB,共21页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V27S20G概述

32K X 16 DUAL-PORT SRAM, 35 ns, PQFP100

IDT70V27S20G规格参数

参数名称属性值
功能数量1
端子数量100
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
最大存取时间35 ns
加工封装描述14 X 14 MM, 1.40 MM HEIGHT, TQFP-100
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, LOW PROFILE, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
内存宽度16
组织32K X 16
存储密度524288 deg
操作模式ASYNCHRONOUS
位数32768 words
位数32K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED 3.3V
32K x 16 DUAL-PORT
STATIC RAM
IDT70V27S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
Features:
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 15/20/35ns (max.)
Low-power operation
– IDT70V27S
Active: 500mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V27L
Active: 500mW (typ.)
Standby: 660
μ
W (typ.)
Separate upper-byte and lower-byte control for bus
matching capability
On-chip port arbitration logic
Dual chip enables allow for depth expansion without
external logic
IDT70V27 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (±0.3V) power supply
Available in 100-pin Thin Quad Flatpack (TQFP)
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/
W
L
UB
L
CE
0L
R/W
R
UB
R
CE
0R
CE
1L
OE
L
LB
L
CE
1R
OE
R
LB
R
I/O
8-15L
I/O
0-7L
BUSY
L
(1,2)
I/O
Control
I/O
Control
I/O
8-15R
I/O
0-7R
BUSY
R
(1,2)
,
A
14L
A
0L
Address
Decoder
A
14L
A
0L
CE
0L
32Kx16
MEMORY
ARRAY
70V27
Address
Decoder
A
14R
A
0R
CE
1L
OE
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
A
14R
A
0R
CE
0R
CE
1R
OE
R
R/
W
L
SEM
L
INT
L
(2)
(2)
R/
W
R
SEM
R
(2)
INT
R
3603 drw 01
M/
S
NOTES:
1)
BUSY
is an input as a Slave (M/S=V
IL
) and an output as a Master (M/S=V
IH
).
2)
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
JULY 2018
DSC 3603/16
6.01
1
©
2018
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
电感为什么难学
msPLC/msOS群内有群友提到,对于电感,尤其是磁性材料,无从下手,确实,很多人学电源,首先碰到的就是电感问题,相比电容都有很多的标准件,而稍大一点的电感,都需要自己做,尤其是变压器。而 ......
fish001 能源基础设施
超低功耗mcu-低功耗mcu的选择方法
嵌入式微控制器 (mcu)的功耗在当今电池供电应用中正变得越来越举足轻重。大多mcu 芯片厂商都提供低功耗产品,但是选择一款最适合您自己应用的产品并非易事,并不像对比数据表前面的数 ......
fish001 微控制器 MCU
DSP的室内惯性导航系统设计
轮式遥控机器人已经应用在地震、火灾等一些危险的室内区域进行救援和探测,或执行反恐任务。由于在这些特殊的环境下存在诸多的未知因素,且室内无GPS信号,人们不得不依靠先进的科学技术和仪器 ......
灞波儿奔 DSP 与 ARM 处理器
CPLD在嵌入式系统与CAN总线网络通信中的应用
本文介绍了一种利用可编程器件CPLD实现CAN总线与微机之间接口的设计,说明了设计思想和设计方案,并给出了使用MAX+PLUS Ⅱ软件图形输入法的逻辑设计和仿真结果。...
frozenviolet FPGA/CPLD
模拟芯片供应商竞争力点评
片供应商竞争力点评 (中国电子报) 2006-7-18   编者按:数字时代并不完全是数字芯片的天下,与之相辅相成的模拟芯片如同DNA交错的曲线,正在以螺旋、并行的方式发展。由 ......
fighting 模拟电子
基于verilog-A_的模拟电路行为模型及仿真.pdf
基于verilog-A_的模拟电路行为模型及仿真.pdf ...
zxopenljx FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 607  309  1608  2899  588  13  7  33  59  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved