电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511SCA-CAAG

产品描述OSC PROG CMOS 1.8V 20PPM EN/DS
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

511SCA-CAAG概述

OSC PROG CMOS 1.8V 20PPM EN/DS

511SCA-CAAG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围170MHz ~ 212.5MHz
功能启用/禁用
输出CMOS,双通道(免费)
电压 - 电源1.8V
频率稳定度±20ppm
频率稳定性(总体)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
关于寄存器
IE的默认值是不是00000000 P1P2P3的端口值是不是11111111 怎样确定寄存器的初始值 ...
zl0801 嵌入式系统
如何用信号源+功放+示波器输出心形波形?如何用发光二极管自制一颗心?
如何用功率放大器放大心形波形?如何用发光二极管自制一颗心? ...
aigtekatdz 测试/测量
请教:LM317容易损坏
本帖最后由 chenzhouyu 于 2016-8-22 14:59 编辑 大家好,请教个问题: 我想做一个精度高一点的电源,使用了LM317+TL431,焊了个板子测试下,LM317很容易损坏。 电路是不是哪里有问 ......
chenzhouyu 电源技术
CycloneII中如何实现信号的LVDS transmitter
用的DE2开发板,用LFSR的方法实现了伪随机数的产生,想将伪随机数据变换成LVDS差分信号送出去,如何将单转成差分信号呢?在I/O配置里面实现么?...
eeleader-mcu FPGA/CPLD
炼狱传奇-层次化设计之战
本帖最后由 梦翼师兄 于 2015-3-11 10:32 编辑 本节我们通过驱动流水灯的不同方式来体现Fpga中的一个重要思想—层次化设计。首先介绍一下我所使用开发板的硬件资源,50MHZ时钟输入、4个低电 ......
梦翼师兄 FPGA/CPLD
PCB转换出错
请大家帮忙看看这个是什么原因?我用的是DXP,在把电路图转换成PCB时,执行转换都正确,使转换生效时,走线部分全部出错,不知道是什么原因,请老司机看看。 ...
zhangli7322 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1033  912  2894  1037  2879  31  2  28  50  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved