电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511JCA-CAAG

产品描述OSC PROG LVDS 1.8V 20PPM EN/DS
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

511JCA-CAAG概述

OSC PROG LVDS 1.8V 20PPM EN/DS

511JCA-CAAG规格参数

参数名称属性值
类型XO(标准)
可编程类型由 Digi-Key 编程(请在网站订购单中输入您需要的频率)
可用频率范围170MHz ~ 250MHz
功能启用/禁用
输出LVDS
电压 - 电源1.8V
频率稳定度±20ppm
频率稳定性(总体)±30ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)23mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
如何修改bsp
有没有这方面的书籍,想学bsp的开发,修改。 会克隆别人的bsp,但是要如何修改呢,要如何下手? ...
lsl130130 嵌入式系统
绘制了三张图,帮助理解MSP430的时钟
在MSP430的版块上关于时钟系统的提问就从没有停止过,MSP430的5xx系列及之后的系列中出现了UCS模块取代之前的Basic Clk Module。 UCS的特点是使得ACLK、MCLK和SMCLK都可以接入几乎所有的时钟源 ......
wstt 微控制器 MCU
洗衣机断电功能如何实现
请问高手,洗衣机断电记忆功能如何实现? 就是断电以后再上电接着断电以前的步骤走。 谢谢! ...
chenbingjy 51单片机
DMA中断问题
我要在DMA中断程序中清除DMA中断标志位,DMA0CTL &= ~DMAIFG不对吗,老是提示expected an expression,为什么啊?...
wangfei890912 微控制器 MCU
电流反馈放大器THS3091反馈时会产生很大频率的自激
电流反馈放大器THS3091反馈时会产生很大频率的自激,请问该怎么避免自激呢? eeworldpostqq...
yanping 模拟与混合信号
MCBSP 配置IIS不正常
ADC芯片是24bit的PCM4201,配置MCBSP 都不能正常工作,于是求助,搞了好几天了,新手。 DSP型号:TMS320VC5509A MCBSP通过CLKX1引脚向MCBSP1提供25MHZ时钟。 原理图:(见图片,DSP的MCBS ......
sunnyhgh DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2458  48  777  229  473  29  7  59  14  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved