电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591KD100M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591KD100M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591KD100M000DGR - - 点击查看 点击购买

591KD100M000DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591KD100M000DGR规格参数

参数名称属性值
类型XO(标准)
频率100MHz
功能启用/禁用
输出CML
电压 - 电源1.8V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)110mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
新手求助
本人用LDO线性稳压器做了一个5V转3.3V的电路,现需要检测输出是否为3.3V(波动范围为200mv)。请问各位大神在不使用单片机和AD的情况下,怎么做才好。 ps:目前打算用2个电压比较器再加一 ......
antertheshift 电源技术
【TI首届低功耗设计大赛】slotg(01):Energia下的风火轮LED跑马灯
本帖最后由 slotg 于 2014-11-6 22:06 编辑 实验的目的是在 MSP430FR5969 LaunchPad 上插上风火轮 BoosterPack,在 Energia 环境下编程控制板上的8颗LED做跑马灯效果。 在 Energia 官网上 ......
slotg 微控制器 MCU
求助:使用multisim 10仿真遇到的问题
请问,用这个软件仿真时,我要用到多路转换MAX4310 和计数器4060 ,但元件库里没有,是否可以用其他的元件替代? 请问可以用什么元件替代啊?...
gauson FPGA/CPLD
GA和CAN控制器MCP2515设计惯导系统的CAN总线接口.pdf
GA和CAN控制器MCP2515设计惯导系统的CAN总线接口.pdf ...
zxopenljx FPGA/CPLD
优化您的汽车USB电路防电池短路设计——第2部分
转自:deyisupport 随着C型USB连接器成为消费者领域的新标准,USB正在寻找汽车信息娱乐系统的更多解决方案。设计最高的可靠性时,车中处在不同位置的USB端口扩展带来了独特的挑战。因为具 ......
okhxyyo 模拟与混合信号
ARM开发程序
ARM开发程序...
Smithlee89 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 113  1555  1134  273  584  58  56  54  2  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved