电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590PD133M330DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590PD133M330DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590PD133M330DGR - - 点击查看 点击购买

590PD133M330DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590PD133M330DGR规格参数

参数名称属性值
类型XO(标准)
频率133.33MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
[原创]FPGA开发笔记--按键
本帖最后由 chun912 于 2017-5-15 16:05 编辑 文章摘要: 本文主要描述了基于FPGA的按键处理模式及思路(抽样),看似比较基础的东西,在后续信号处理中,应用会用的比较多,实际上再复杂的 ......
chun912 FPGA/CPLD
谁还要申请LM3S8962开发板!赶紧来占位!
由于10月的活动:https://bbs.eeworld.com.cn/thread-183827-1-13.html 试用期两个月,到12月底结束试用,所以可能会有约10个板子可以继续循环试用。所以: 感兴趣的朋友来报个名: 如 ......
EEWORLD社区 微控制器 MCU
打算入手430模块分别是SENSE1和SHARP96
216279 有打算出手的请联系QQ:33225九九215 ...
硕果累累 微控制器 MCU
请问C51里面定义位变量的指针和引用会有语法错误吗?是不是要用到绝对地址来赋值?
定义了几个位变量: sbit CA = P3^5; sbit FA = P3^4; sbit CB = P3^2; sbit FB = P3^3; 因要对程序进行压缩,以前是几个函数来赋值的,现在要放在一个简短的函数中处理,需要对上面的 ......
whbahx 嵌入式系统
急问数字滤波器的电路实现原理
对于数字滤波器,得出了H(z)滤波函数以后,实际应用的时候,怎么样用硬件具体实现呢? 是用设计模拟滤波器的方法用LC电路实现吗? 还是用实际的加法器乘法器延迟器组合?...
rwlggd 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 170  2078  1043  2043  1306  4  44  27  28  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved