电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590JD150M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590JD150M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590JD150M000DGR - - 点击查看 点击购买

590JD150M000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590JD150M000DGR规格参数

参数名称属性值
类型XO(标准)
频率150MHz
功能启用/禁用
输出CMOS
电压 - 电源1.8V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
双节锂电保护芯片
给大家分享一个双节锂电保护IC的资料 193709 ...
w2000monkey 模拟电子
呵呵 说说我在最近一个月的“邪”事~~~
我觉得以下的事情,用相对不科学的话讲,就是:攒人品,等待更大地爆发,于是乎,今天毅然决然地买了人生中的第一次双色球...... 用科学的话讲:就是因为一件事情,影响了自己的情绪,于是乎 ......
soso 聊聊、笑笑、闹闹
SQL CE2.0同时只能有一个连接吗?
在wince 5.0环境下,用EVC写的应用程序,连接SQL CE2.0数据库,当打开2个程序同时去连接数据库时就会出错,请问如何解决?急着等。。。。。...
yoyo_xmu 嵌入式系统
测评周报20220104:上新啦~支持Linux RISC-V开发套件、国民技术M4热销款、新鲜货ST60
本周测评周报看点: -4个活动上线:平头哥支持Linux的RISC-V开发套件(价值440)、国民技术M4内核热销款、体验ST直播新鲜货、米尔基于NXP第一颗带NPU芯片i.MX 8M Plus的上千元开发套件 - ......
EEWORLD社区 测评中心专版
AVR学习笔记已经更新到第二十四篇了,论坛首页也改一下,呵呵
AVR学习笔记已经更新到第二十四篇了,论坛首页也改一下,呵呵 论坛首页还是写的共21篇,是不是该改一下了, 嘿嘿,要求如果过分,请不要介意...
tiankai001 为我们提建议&公告
EVC上控件显示的问题!
各位老大 这个问题很菜,在控件上用了Gruopbox以后,Gruopbox里包含的控件都不能显示了,比如按钮之类的,这是啥原因啊?去掉Gruopbox就可以了,请各位指教!...
lsl130130 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2633  2459  1490  285  531  31  20  40  47  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved