电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532FA000308DGR

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件    振荡器   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532FA000308DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532FA000308DGR - - 点击查看 点击购买

532FA000308DGR概述

DUAL FREQUENCY XO, OE PIN 2

532FA000308DGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
振荡器类型LVDS

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
如何才能支持fopen等I/O操作
请问大侠s: 一个编译器中如何才能支持fopen等I/O操作呢?是不是C库中必须要包含相关的C库,我现在使用MDK的IDE,它内部有个自己的文件系统,但是我在SDRAM中调试运行的时候,发现运行fo ......
xuliqun 嵌入式系统
车身控制模块资源,助力实现更高效、更可靠的设计
车身控制模块(BCM)的核心功能是监视诸如远光灯开关状态等输入信号,并启用或禁用对诸如远光灯等相应负载的供电。BCM还被用以监视不同功能电路的故障状态。检测到故障时,可通知驱动器,在某些 ......
alan000345 微控制器 MCU
AD9异形焊盘怎么画
画一个SOT-3的封装,中间脚是个异形焊盘,按照网上的方法,怎么引脚和异形焊盘中间的阻焊层一直显示求教大神指导,画好之后如何让异形部分也具备焊盘属性,可以连接网络布线346200 ...
lierigubing PCB设计
430产生spwm波形问题
用430 产生一个spwm,我用的是规则采样,当载波比设置为129的时候波形正常,一旦超过129就会失真,如果设置成500那正弦波直接变为尖峰。不知道为什么,请教各位大神啊!!!!!!! 下面是我 ......
lly8941276 微控制器 MCU
一个关于UCLinux内核编译的错误,求解决
是这样的,我配置完源码之后运行了make进行构建,但是出现一个问题不知道怎么解决,特来求助,由于对这一块不太懂,还是新手,所以希望前辈们多指教307935 ...
ZGJ77 Linux开发
用Protel99SE实现脉冲电路的仿真
针对Protel99SE的数字电路模型不适用于脉冲电路仿真的缺陷,通过实例论述了用创建子电路模型和创建层次式模块电路来实现脉冲电路的仿真测试。 关键词:电子设计自动化 Protel99SE 仿真 子电路 ......
fighting PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 110  1157  727  982  1987  21  7  54  40  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved