电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB666M519DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530AB666M519DG在线购买

供应商 器件名称 价格 最低购买 库存  
530AB666M519DG - - 点击查看 点击购买

530AB666M519DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AB666M519DG规格参数

参数名称属性值
类型XO(标准)
频率666.519MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
SDRAM的时钟相移到底该怎么选?
网上的黑金板教程和我学校的老师都说不重要,取经验值就行,但一个是-75度,一个是-60度。特权同学的教程说要根据官方文档计算,我照着那个方法算了一个时间。 但是我的板子的SDRAM还是有问题 ......
jiabujia FPGA/CPLD
FPGA设计中的编程技巧
本人搜集的FPGA设计中的编程技巧(免费下载)!共同学习,共同进步!...
呱呱 FPGA/CPLD
音乐彩灯的求助
我想做一个采集音乐的幅度和频率的模块,来反馈给我的mcu去控制多路led,需要一个什么样的ic?求各路大神指点下。一般应该是采集喇叭端口的音频吧,这样才会对音乐的输出没有干扰吧!前面看到一 ......
麻袋 测试/测量
ADS下的结构体对齐问题
问一个在ADS编译器下关于结构体对齐的问题. 如下结构体: typedef struct { U8 bLength; U8 bDescriptorType; #pragma pack(paush,1 struct { U8 address:4; ......
xboy3721 嵌入式系统
谁用过AT9261的CE5 BSP,1.7源码版本的
ATMEL年初总算放出了一系列带源码的WINCE BSP了,但是我在使用AT9261的CE5带源码1.7版本的BSP时,在编译的过程中总是报如下错误: BUILD: Directory: D:\WINCE500\PLATFORM\AT91SAM9261EK\S ......
ngy922 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1778  61  651  742  1466  47  11  18  42  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved