电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA148M352DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531FA148M352DG在线购买

供应商 器件名称 价格 最低购买 库存  
531FA148M352DG - - 点击查看 点击购买

531FA148M352DG概述

SINGLE FREQUENCY XO, OE PIN 1

531FA148M352DG规格参数

参数名称属性值
类型XO(标准)
频率148.352MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
关于射频PCB电路设计时原理图转PCB的问题
我用的是Altium designer准备设计一款Ku波段的PCB,用的芯片封装尺寸都是比较小的,pad间的间距也很小。 如果直接用原理图导入到PCB时发现会出现rules上的错误。 一般怎么解决这种问题,需要 ......
明天你好123 PCB设计
请教关于BOOT跳到OAL的疑问???
在boot的最后调用了 OEMLaunch 函数 从BOOT跳到了 oal的Startup 以下是OEMLaunch 的原型: void OEMLaunch(DWORD dwImageStart, DWORD dwImageLength, DWORD dwLaunchAddr, const ROMHDR *pRo ......
john86 嵌入式系统
求关于G2553 timeA设置和SCI通信的例子,谢谢了,在线等
RT :kiss: 求关于G2553 timeA设置和SCI通信的例子,谢谢了,在线等...
corgerone 微控制器 MCU
QSPI读写flash及擦除
本来是想测试一下低功耗,看到要割板子,就留后面再测试,先来跑一下外挂flash的功能。 1.确定硬件部分 (1)我们先查看datasheet确定SPI0接口如下 PB3:SPI_SCK PB4:SPI0_MISO ......
过问_小白 GD32 MCU
msp430f149外中断问题
1. 引脚配置2. 中断函数配置 一 引脚配置(以引脚P2.1为例) P2DIR = 0x01;//配置为输入P2IE |= 0x01;P2IES |= 0x01; 其他寄存器可配置,可不配置。注意引脚功能选择为一般引脚,不是功 ......
Aguilera 微控制器 MCU
如果串口打开后,不对其执行关闭操作,会有什么后果呢?
如果串口打开后,不对其执行关闭操作,会有什么后果呢?...
1204 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2659  2039  2731  1505  1245  19  12  37  36  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved