电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA000229DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531FA000229DG在线购买

供应商 器件名称 价格 最低购买 库存  
531FA000229DG - - 点击查看 点击购买

531FA000229DG概述

SINGLE FREQUENCY XO, OE PIN 1

531FA000229DG规格参数

参数名称属性值
类型XO(标准)
频率156.257812MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
430单片机初学者,求指导。
430单片机初学者,求指导。 ...
Mr。树 微控制器 MCU
求助!!基于verilog描述的计数器在行为仿真时没有输出信号??
输入时钟为 1MHz 即1us,需要产生如下图所示的周期信号 20us 10us 20us ____ ________ ________ 我的思路是通过计数器 分别计数20,30,50 复位时 ......
314613767 FPGA/CPLD
一种宽带雷达幅相误差分析与校正方法
对宽带单脉冲雷达系统三通道间的幅相不一致性及相干检波器的正交通道误差对系统性能所造成的影响,进行了分析研究"提出了具体的获取误差信号的方法及相应的校正方法,并进行了仿真计算,为实际系统 ......
JasonYoo 电源技术
关于无线通信不同应用中,通信层协议的问题求助!
各位大神,本人主要是做应用层设计开发的。暂时没有打算直接对无线低层芯片进行开发。计划采购现成的无线模块(UHF、Zigbee、Lora等),配合自家的采集模块,构成无线传感网的不同应用。 现在 ......
yunyinliu 无线连接
跪求大神了,关于socket 网络编程 sendto函数char型数组的问题
sendto主要是参数我知道,也可以用,但是,sendto要求char型指针,我就定义了char buffer【1024】; 赋值的时候,buffer【数字】=数字;这种可以,发送成功了,strcpy(buffer, "hello i'm here ......
liu20130172 Linux开发
模拟示波器可不可以检测脉冲信号?
想问一下用模拟示波器可不可以观察到脉冲信号呢,这个脉冲信号是类似于开关量那样的信号,电磁触发式的,场地条件有限,,没有 数字型的示波器。呵呵。...
piaoxuwjx 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1650  313  2800  2394  928  42  17  26  40  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved