电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA150M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA150M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
531AA150M000DG - - 点击查看 点击购买

531AA150M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

531AA150M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率150 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率121 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
DIY一些电子装置 , 使日常生活更加智能化
电子技术的突飞猛进 , 正在悄无声息 、 深入 、 全面地改变着人们的日常生活 。 将那些机械性 、 重复性 、 费时费力的简单工作交给电子技术去做 , 这是智能生活的精髓 。 我们完全可以 DI ......
029shouji.com 综合技术交流
闭环式霍尔电流传感器设计
哪位前辈做过闭环式(磁平衡)式霍尔传感器 测小电流的系统吗?铁芯用 那种材质的比较好,有一些其他的问题求助各位前辈 ...
张志飞 模拟电子
科普分享——细说星链卫星的工作原理之第二集
本帖最后由 zzzy11 于 2022-9-15 15:07 编辑 关于星链卫星天线的内部构造和如何利用电磁波原理进行信号的传送。 e4cf36c5145ec5d339704daaeab78696 ...
zzzy11 无线连接
WINCE6.0 多国语言
//Wince 6.0 下VirtualAlloc+VirtualCopy或VirtualAllocEx+VirtualCopyEx似乎禁用了, //那还可以用什么方法去读呢? ...
momo86 嵌入式系统
我也想要资料
邮箱ji271102@163.com,谢了...
ji271102 单片机
表示对MPLAB IDE完全不懂,求朋友给写好建议或视频
书、视频都可以。。。。求高手...
l290683153 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2003  1482  597  2383  455  41  30  13  48  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved