电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA132M812DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531AA132M812DG在线购买

供应商 器件名称 价格 最低购买 库存  
531AA132M812DG - - 点击查看 点击购买

531AA132M812DG概述

SINGLE FREQUENCY XO, OE PIN 1

531AA132M812DG规格参数

参数名称属性值
类型XO(标准)
频率132.812MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
keil 提示目标未创建
在原有程序编译通过的基础下我在一个头文件里定义里一个变量,然后编译不通过,提示下列这堆东西 163475 我查了下相关的资料书,里面介绍说 163474 “两个函数调用同一个 ......
dj狂人 51单片机
毕业5年决定你的命运——值得所有不甘平庸的人看看
正如"打工皇帝"唐骏说:"我觉得有两种人不要跟别人争利益和价值回报。第一种人就是刚刚进入企业的人,头5年千万不要说你能不能多给我一点儿工资,最重要的是能在企业里学到什么,对发展是不是有 ......
Cheer_up 工作这点儿事
运放的相位补偿
运放的相位补偿 为了让运放能够正常工作,电路中常在输入与输出之间加一相位补偿电容。 1, 关于补偿电容 理论计算有是有的,但是到了设计成熟阶段好象大部分人都是凭借以前的调试经 ......
Jacktang 模拟与混合信号
要比赛了,赶紧恶补。。
本帖最后由 paulhyde 于 2014-9-15 09:24 编辑 怎么办,要比赛了。有没有速成的啊? ...
rainmoon 电子竞赛
电气工程领域各方向都有哪些引领行业研究的牛人?
电气工程领域各方向都有哪些引领行业研究的牛人?你还知道哪些?欢迎补充! 来源:知乎 国外学者 (1) Fred C Lee 美国工程院院士 中国工程院外籍院士 IEEE fellow 研究方向: 高频功率 ......
eric_wang 能源基础设施
E金币况换的node.js书,
228270 E金币况换的node.js书, 开始攻克Node.js啦 这个写服务器后端真心不错~ 49。8元,当当网 前天买,昨天到。 ...
fxyc87 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2784  514  1439  2667  554  29  46  3  56  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved