电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BEB000118DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BEB000118DG在线购买

供应商 器件名称 价格 最低购买 库存  
571BEB000118DG - - 点击查看 点击购买

571BEB000118DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BEB000118DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
ZIGBEE芯片的新选择A7153资料下载
A7153是一个2.4GHZ扩频收发器;去年由AMMICOM公司推出; 由于内置ZIGEBEE RF4CE协议栈;并且已经通过ZIGBEE认证;...
lmq329778570 无线连接
上次问题还未解决,现把程序全部删除了,只
剩下几个函数了,但是现歇象依然,程序如下:我只要注释掉// GPIO_WriteHigh(GPIO_V5_CON , V5_CON);语句,主函数中delay(7)延时就增加19%左右, 真是郁闷,望高人指点.. 附项目工程 void Ini ......
ddh19 stm32/stm8
需要国家标准的请看
发现一个有7万5千个标准的好地方,中国标准交流互助会www.5ibz.net,有需要的一定要去看看!...
jake8 测试/测量
STM32F107的ADC使用外部电压基准问题
小弟想使用STM32F107的ADC采集4~20MA信号,Vref-与VSSA相连接电源地,Vref+接一只LM336电压基准,通电后336的ADJ输出脚悬空情况下测量电压是2.43V,这个电压应该符合要求2.4V ≤ VREF+ ≤ VDDA ......
hjsh stm32/stm8
运放半波整流平均值电路
搭建了一个运放半波整流平均值电路,发现刚开始电压输出远远超过平均值理论值,运行一段时间后,输出电压降低到100 mV左右,甚至更低,求高手指点啊 电路如下:...
huanzxj 微控制器 MCU
求助:求proteus中mc14433库
求助: 正在进行数字万用表的仿真,其中用到mc14433,proteus中没有mc14433库,请问各位谁有mc14433库,能进行仿真? ...
zqs00001 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 710  2004  631  1809  1200  18  49  45  4  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved