电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AHB000107DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AHB000107DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AHB000107DG - - 点击查看 点击购买

571AHB000107DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AHB000107DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±185ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
国产FPGA取得突破 中国FPGA不再受制于人
贸易战的号角吹响了。特朗普咄咄逼人的架势,再看看中兴面临的窘境,真让人捏一把汗。 FPGA在高端电子领域的重要性,就不用多说了。那么,如果中美真的发生了贸易战,中国的FPGAer该怎么办?是 ......
高进 聊聊、笑笑、闹闹
stm32的SPI发送接收的问题
数据手册上说,当SPI发送完一个数据之后会返回一个数据,数据的发送和接收是同步的,那如果我在SPI的发送函数中发送一个其他芯片寄存器的地址,那么返回的应该是一个什么值 如果我在发送函数中 ......
dong130300 stm32/stm8
发个PCB,试下会有多少人骂。
两块板均为4层板,大小50mm*160mm 一块模拟板,一块数字板,通过板上右侧双列排针相连。 模拟板上半部分信号数百Hz,下半部分右侧信号最高3M,下半部分右侧为继电器控制部分。 数字板有两个 ......
freebenben FPGA/CPLD
VC5509A出现1146错误是什么原因?
本帖最后由 dontium 于 2016-2-9 20:29 编辑 目标CPU:VC5509A 调试器:XDS100V1 编译器:CCS v6 进入调试时出现如下错误: C55xx: Error connecting to the target: (Error -11 ......
dontium DSP 与 ARM 处理器
比起点更重要的是梦想(转)
他刚上初中的时候,父亲因劳累过度不幸染上肺病,他一边照顾父亲,一边拼命温习功课,然而父亲还是没能熬过去。作为长子,他不得不无奈地结束学业,挑起赡养母亲、抚育弟妹的重担。他的第一份工 ......
白丁 聊聊、笑笑、闹闹
能实现这样的功能吗
本人正在做一个直流电机正反转的电路。用直流电压去调制三角波产生PWM.电位器改变电压来调节占空比实现调速.现遇到一个问题:在电机前进后退快速转换时,前面经过延时后的电压没放完,后面的直流电 ......
wsz00 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 168  2396  2250  1732  1112  9  50  8  24  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved