电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571DHB000531DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571DHB000531DG在线购买

供应商 器件名称 价格 最低购买 库存  
571DHB000531DG - - 点击查看 点击购买

571DHB000531DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571DHB000531DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出CML
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±185ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
请教有关键盘事件的问题
我的wince系统上没有显示设备,程序都是无图形界面的,那就是没有窗体了,那我的程序怎么能相应一个键盘事件呢?我看到处理键盘事件好像都是要把键盘事件传送到一个焦点窗体上,再通过这个窗体 ......
jsglf 嵌入式系统
【基于人脸识别的自动打卡健走计时系统】BLE自动校时及扫描穿戴手表/扫描
得捷2022电子创新设计大赛的比赛的作品贴已经提交,但是考虑到前后设计完整性,还是考虑单独开一个贴,分享一下在BLE设计上面的这个功能模块。 (一)通过蓝牙自动获取时间 实现原理 ......
alanlan86 DigiKey得捷技术专区
低通滤波器截止频率算法
346268 求问这个四阶低通滤波器的截止频率要怎么算呀,可以给的稍微具体点吗,麻烦啦~ ...
SEVEN917 模拟电子
幾個AVR的資料
不錯的幾個AVR資料,拿出來大家分享...
zcm Microchip MCU
linux中的串口通讯
本帖最后由 pii 于 2017-3-10 14:36 编辑 某宝购买了一块锁控板,使用usb转接口接rs232转rs485接板子,在win下使用串口通讯工具发送16进制的指令, 可以开锁。 换成linux系统,就不工作了, ......
pii Linux开发
MSP430F149程序跑飞
我想在程序初始化时,让一个脚输出高电平,初始化结束后,输出低电平,结果加了两条语句程序就跑飞了。原来的程序 184925 在步进电机初始化前加了语句,结果程序就跑飞了,请问怎么加才不会导 ......
yuhaibin33 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 486  444  607  732  430  1  27  58  43  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved