电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510CBA64M0000BAGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小683KB,共31页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

510CBA64M0000BAGR在线购买

供应商 器件名称 价格 最低购买 库存  
510CBA64M0000BAGR - - 点击查看 点击购买

510CBA64M0000BAGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

510CBA64M0000BAGR规格参数

参数名称属性值
类型XO(标准)
频率64MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)26mA
安装类型表面贴装
封装/外壳4-SMD,无引线
大小/尺寸0.197" 长 x 0.126" 宽(5.00mm x 3.20mm)
高度 - 安装(最大值)0.050"(1.28mm)
电流 - 电源(禁用)(最大值)18mA

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z TO
2 5 0 M H
Z
Features
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7, 3.2 x 5,
and 2.5 x 3.2 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
2.5x3.2mm
5x7mm and 3.2x5mm
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si510/511
求教AD10中制作mark点的步骤
今日在做AD10 的PCB 遇到mark点的制作,看别人的板mark点的空旷区是没有绿油,像透明一样,只有基板。 不知道AD10中应该如何操作。 谢谢! ...
爆裂 PCB设计
【小熊派BearPi-HM Micro】二:从零搭建OpenHarmony编译环境
本帖最后由 数码小叶 于 2022-3-26 15:36 编辑 对于OpenHarmony的编译环境,可以选择简单的方式,就是直接使用小熊派提供的系统镜像,但是抱着学习的心态,还是从零开始,因此,之前的虚 ......
数码小叶 Linux开发
有用过LORA的SX127x芯片的吗,到底什么叫扩频?意义在哪里?
本帖最后由 天涯海角sr 于 2018-8-31 00:46 编辑 看了一些官方解释,无非就是把原来传输1位的时间,通过更高频的码结合。但是这样到底有什么意义呢?该通道的信号传输并没有加快啊。...
天涯海角sr 无线连接
容差分析与最坏分析
最近确实在深入查询关于可靠性方面的资料,对我原有的一些概念和一些方法有了一些改变,最为突出的还是常用的一些方法。 有几份比较老的资料,看起来有些吃力,不过如有希望深入去了解的,可 ......
yulzhu 模拟电子
专业PCB线路板生产 PCB线路板快速打样 PCB线路板博士
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 深圳速马PCB制板专业提供单面、双面、多层电路板制作服务。PCB线路板快速打样专为客户提供快捷方便的服务,打造最快、最超值的样板!是您实 ......
pcb27889967 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 124  2166  271  1268  1455  3  44  6  26  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved