电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AB345M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AB345M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
591AB345M000DG - - 点击查看 点击购买

591AB345M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

591AB345M000DG规格参数

参数名称属性值
类型XO(标准)
频率345MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
急求 嵌入式web支持的脚本语言
有谁知道用uc/os-||实现的嵌入式web服务器支持哪一种脚本语言的网页...
juanchen 嵌入式系统
电子纸技术获突破,未来平板电脑可卷进口袋?
本帖最后由 jameswangsynnex 于 2015-3-3 20:05 编辑 斯皮尔伯格的电影《少数派报告》里面有一个情节是这样的:一名未来的警察冲进了华盛顿地铁以躲避追捕者。旁边的一位旅客正在看着像纸张一 ......
wstt 消费电子
STM32的ISP协议公开么?
刚搜索了一下论坛,没搜到协议,网上不是有第三方的ISP软件么?那么这个协议应该可以公开的吧?我想做个产品的专用下载机呢~...
ddy stm32/stm8
FPGA 锁相环失锁
做了两块cyclone4 EP4CE6E22C8 的板子,焊接出来发现其他功能没问题,但锁相环输出频率不对。 50M晶振输入,5M,50M,100M,200M输出。实测输出约为应输出频率的千分之一,且每次上电频率略 ......
ranming FPGA/CPLD
EBOOT问题-----------------------请教解析内核的代码???
在WINCE42下的270的BSP中 有这样一段代码 不知道是什么意思 请各位高手帮忙分析一下: LPDWORD lpdwToc; lpdwToc = (LPDWORD)(*(DWORD*)(RAM_IMAGE_START + 68)); //RAM_IMAGE_START应该 ......
zhengweiyue 嵌入式系统
Nucleo-L053R8 学习过程(mbed.org)
第一次接触mbed平台,函数集成度好高,很多东西不是很了解,摸石头过河下载了3个例程看了一下,大致看了一下几个初级函数的基本功能。修改了一个例程,献丑了,拍了一段视频。http://v.youku.co ......
woai0201 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1225  1378  2764  258  755  44  18  33  6  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved