电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FB403M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FB403M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590FB403M000DG - - 点击查看 点击购买

590FB403M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FB403M000DG规格参数

参数名称属性值
类型XO(标准)
频率403MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
采用哪种开关变换电路好啊==
我现在在做一个中功率脉冲充电器==#要求最大输出峰值电压30V,电流10A的脉冲方波,电压电流可调。要求效率尽量高。采用哪种变幻电路啊?有没有整个一个拓扑的方案???还是一个DC——DC加一个 ......
crazy的man 模拟与混合信号
2530定位实验数据!结果有点意思,欢迎讨论!
8869888698小弟最近在做一个用2530进行简单定位的项目,在空旷地带测验时得到如下测验数据(空旷地带,某个距离的RSSSI取10次测试平均值):从图片上可以看出,在前25m,RSSI和距离之间能拟合出 ......
luodeba 无线连接
论坛“BUG” ?
最近论坛修改了”回贴短消息”通知功能,把从”系统消息”栏 转移到了”私人消息”栏。 产生了一个新问题~~~ 原”系统消息”栏中,”回贴短消息”是以压栈方式存放,即最新最后的放在顶上 ......
xuyiyi 为我们提建议&公告
发几张照片贺新春
401285 401286 401287 ...
gmchen 聊聊、笑笑、闹闹
STM32的SPI如何处理25位的数据?
如题...
Zeltwanger stm32/stm8
【ART-Pi测评】二:板载存储之QSPI_FLASH
本帖最后由 数码小叶 于 2021-6-17 22:00 编辑 本来是要写SPI_FLASH读写操作的,可是发现,还是要先写QSPI_FLASH,因为使用RT-Thread Studio建完默认工程后发现不一样的地方 5448 ......
数码小叶 实时操作系统RTOS

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1427  1822  1955  1425  2730  29  37  40  55  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved