电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590FB222M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590FB222M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590FB222M000DG - - 点击查看 点击购买

590FB222M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590FB222M000DG规格参数

参数名称属性值
类型XO(标准)
频率222MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
ARM+DSP+IPU异构多核处理器通过IPC组件进行核间通信
##ARM+DSP+IPU异构多核处理器通过IPC组件进行核间通信 ###一、IPC核间通信 IPC(Inter-Processor Communication)提供与处理器硬件无关的API,可用于多核处理器核间通信、同一处理器进程间通 ......
bqgup 创意市集
信号限幅怎么办?
我用一个AD743运放电路时,输入正玄波,输出是方波,是不是限幅了,怎么才能输出放大的正玄波?...
李兆厂 模拟电子
什么是过冲?如何解决高速电路信号过冲
1,什么是过冲?   当较快的信号沿驱动一段较长的走线, 而走线拓扑上又没有有效的匹配时, 往往会产生过冲。过冲带来的问题主要是“1”电平高于接收端器件的输入电压值(VIHmax) ......
fish001 模拟与混合信号
有支持WINDOWS VISTA 操作系统的编程器么?
本人使用VISTA 操作系统,在不更换操作系统的前提下,想问问有没有支持它的编程器,价格相对廉价的?:lol主要用于烧写C51类的IC。 本帖最后由 DIAG 于 2009-12-19 18:54 编辑 ]...
DIAG 单片机
学习嵌入式Linux-JZ2440-第一个裸机程序GPIO
ARM的裸机程序其实没什么特殊的,和单片机程序是一样的,我之前用过STM32,是ARM Cortex-M系列的。现在的ARM主要分三个,一个Crtex-M,主要用于控制。一个Cortex-A,主要用于应用,比如 ......
liusukai ARM技术
关于无线密码锁的加密技术
有没有人在设计无线密码锁时采用什么加密算法啊?或者有什么经验心得的也可以说说...
742206806 stm32/stm8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2746  1930  807  1747  2601  56  39  17  36  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved