电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534BB000129DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534BB000129DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534BB000129DGR - - 点击查看 点击购买

534BB000129DGR概述

QUAD FREQUENCY XO, OE PIN 2

534BB000129DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1155.52MHz
频率 - 输出 2161.13281MHz
频率 - 输出 3167.33165MHz
频率 - 输出 4173.37075MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
CCS新建工程与库文件加载
1.新建工程 File→New→project,出现以下界面,点击Next; 455032 设置Project name,选择Location中的工程存储路径。 455033 在Device中设置Family(注意OMAP ......
fish001 DSP 与 ARM 处理器
IMX6 EK200 RTL8188EUS WIFI AP
主机平台: UBUNTU14.04 硬件平台:明远智睿MY-IMX6-EK200 编译器: gcc-linaro-arm-linux-gnueabihf-4.9-2014.09_linux.tar.xz buildroot版本:buildroot-2017.02.5.tar.bz2 内核版 ......
明远智睿Lan 综合技术交流
编译器报错Error[e16]: Segment RESET (size: 0x2 align:
我用FET430UIF读出程序,然后用反编译软件反编译成汇编, 重新编译的时候报错。 这个是哪里错误了 芯片是msp30F449 Error: Segment RESET (size: 0x2 align: 0x1) is too long for segmen ......
470375939 微控制器 MCU
protel DXP2004 如何批量修改标识符?
如图 我想把图片上面的 DS107 108 109 尺寸弄小 请问怎么批量把这些标识符修改啊60993...
js57520 PCB设计
为什么RegDeleteKey()删除不了注册表项了
我用RegCreateKeyEx()生成了一个新的注册表项,但是紧接着调用RegDeleteKey()却删除不了了,我是写的一个小程序试的,不知道是不是不能紧接着删. 另人诧异的是当关掉程序后,再启动,进入程序就可 ......
max1 嵌入式系统
如何将别人设计好的Cadence原理图中的原理图库导出来
如何将别人设计好的Cadence原理图中的原理图库导出来?...
Rephontil PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 639  1102  2363  204  2410  26  18  58  19  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved