电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AB000359DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534AB000359DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534AB000359DGR - - 点击查看 点击购买

534AB000359DGR概述

QUAD FREQUENCY XO, OE PIN 2

534AB000359DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1167.33165MHz
频率 - 输出 2173.37075MHz
频率 - 输出 3193.76731MHz
频率 - 输出 4194.89215MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
有关.cio的
ccs编译的时候报warning 里面有个creating output section .cio without SECTIONS specification这里面的.cio是什么东西啊...
restrick DSP 与 ARM 处理器
MSM5100芯片开发
请问各位大虾,有谁知道高通MSM5100芯片用什么语言编程么?老板要用这个芯片,可是我手上一点资料都没有,哪位网友能提供一些帮助,在下感激不尽!...
bobowoya 嵌入式系统
理解FFT图
本帖最后由 dontium 于 2015-1-23 13:22 编辑 作者:Bonnie C. Baker, 德州仪器 (TI) 关键词:模拟电路设计、转换器、ADC、工业应用、医疗电子、Op Amp、系统设计、工程教育、物理验证与分 ......
德州仪器 模拟与混合信号
msp430单片机的LCD_A模块
430 单片机的显示控制部分非常简单,直接驱动段码显示器。以msp430f4152为例,lcd的显示不是通过I/O直接驱动,而是通过一个LCDMEM存储器来控制,控制方法和I/O差不多,位字节是高电平就点亮,是 ......
灞波儿奔 微控制器 MCU
实时操作系统μC/OS-Ⅱ
第3章 μC/OS-Ⅱ的中断和时钟 3.1 μC/OS-Ⅱ的中断过程 ☆μC/OS-Ⅱ的中断过程:系统接收到中断请求后,如果这时CPU处于中断允许状态(即中断开放),系统会中止正在运行的当前任务,而按照 ......
Jacktang 微控制器 MCU
Xilinx ISE verilog语言的激励文件不是testbench文件吗?
刚刚学习Xilinx的FPGA,现在编写一个简单的东西需要仿真一下却不像Altera那样能方便的生成Testbench文件,现在闹迷糊了, 1)ISE里有VHDL testbench文件怎么没有Verilog的Testbench文件呢? ......
Kileo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 525  146  1536  2336  2713  17  42  31  21  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved