电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JB66M6600DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530JB66M6600DG在线购买

供应商 器件名称 价格 最低购买 库存  
530JB66M6600DG - - 点击查看 点击购买

530JB66M6600DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530JB66M6600DG规格参数

参数名称属性值
类型XO(标准)
频率66.66MHz
功能启用/禁用
输出CMOS
电压 - 电源1.8V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
国外研究生一道有关无线通信的问题 高手来
question 9 DS-SS system & CDMA capacity formulate and plot the signal-to-interference for the DS spread spectrum systems. how do you relate the SIR to : a) cell's ......
longyiquan 嵌入式系统
元件幽默:电感小姐找对象
三极管先生追求电感小姐,电感小姐不理他,嫌他喜欢吹牛(放大);二极管先生追求电感小姐,电感小姐也不喜欢他,因为嫌他死脑筋,不会走回头路(单向导通)。电感小姐后来选了电容先生做男朋友 ......
guangqiji 能源基础设施
U盘中毒了吗?
新U盘,16G,之前使用都不会出现“要扫描和修复可移动磁盘吗?”的警告,我就往里面拷了一个不到6M的文件夹,里面含有电路设计文件,按理说1、2s就完成了,结果当时就卡住了,一直显示“文件正 ......
suoma 聊聊、笑笑、闹闹
请教高手模电知识
对于一个放大电路来说,当输入信号频率升高,电路中的耦合电容以及极电容的容抗就会变小,使信号受到损失。 问题:为什么说容抗变小了,信号就会受到损失?我的理解是容抗变小,应该说是信号更 ......
whwshiyuan1984 模拟电子
还是fat16问题,文件写入过程中比如fwrite,能强制fclose文件吗?
RT 还是需要写入完成才可以fclose文件...
atao9527 嵌入式系统
谁有嵌入式系统设计与开发方面的好课件没?
谁有嵌入式系统设计与开发方面的好课件没?...
xingcard 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2303  550  79  2586  359  39  28  6  15  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved