电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GB124M520DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530GB124M520DG在线购买

供应商 器件名称 价格 最低购买 库存  
530GB124M520DG - - 点击查看 点击购买

530GB124M520DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530GB124M520DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明DILCC6,.2
Reach Compliance Codecompliant
JESD-609代码e3
安装特点SURFACE MOUNT
端子数量6
最大工作频率160 MHz
最小工作频率10 MHz
标称工作频率124.52 MHz
最高工作温度85 °C
最低工作温度-40 °C
最大输出低电流32 mA
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源2.5 V
认证状态Not Qualified
最大压摆率88 mA
标称供电电压2.5 V
表面贴装YES
端子面层Matte Tin (Sn)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
电阻器和电位器的主要特性参数
标称电阻值和容许偏差(误差);额定功率;最高工作电压;稳定性,噪声电动势,高频特性等。 1、标称阻值和容许偏差 (1)线绕和固定或非绕电阻器的标称阻值,应符合表一报列数值之一(或表列数值... ...
zzzzer16 PCB设计
功率放大器的基本知识
http://www.dzsc.com] 一般视听电路中的功率放大(简称功放)电路是在电压放大器之后,把低频信号再进一步放大,以得到较大的输出功率,最终用来推动扬声器放音或在电视机中提供偏转电流。 ......
lukdtc 模拟电子
AKA嵌入式应用技术免费讲座--FPGA专题
AKA嵌入式应用技术免费讲座--FPGA专题 讲座主办:AKA信息技术小组 技术支持:Red Logic工作室 一.讲座简介 近几年, 随着FPGA技术的发展 ......
lz36000 嵌入式系统
kernel panic: attemped to kill init
kernel运行到这里停住了,请教是什么原因...
wonderglass 嵌入式系统
显示器的异步显示问题,前提一台主机,显卡是双头的.
有没有人用过双头显卡,在同一时间两台显示器上显示不同内容,不能使用无盘工作站. 比如说:我在同一时间用一台显示器作图用另一台显示器看电影. 如何实现使用什么软件可以达到效果....
lixiqin12345 嵌入式系统
请问 Multisim 如何做交流分析?
大家好: 有一個低通濾波器如下所示,我想在 Multisim 裡做交流分析 http://www.amobbs.com/data/attachment/forum/201212/05/15392149a7r7quug7udgqz.jpg.thumb.jpg 希望能得到如下結 ......
PSIR 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1025  1371  831  1472  2348  22  24  23  59  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved