电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CB20M5400DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CB20M5400DG在线购买

供应商 器件名称 价格 最低购买 库存  
530CB20M5400DG - - 点击查看 点击购买

530CB20M5400DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CB20M5400DG规格参数

参数名称属性值
类型XO(标准)
频率20.54MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
TMS320C2X/C5X C语言程序开发举例
以TMS320C2X为例,说明定点DSP芯片C程序的开发过程。软件开发过程与浮点DSP芯片的开发过程相类似,主要分以下几个步骤: 1. 用编辑器(如EDIT、PE2等)编辑一个或多个C程序,如exampl ......
Jacktang DSP 与 ARM 处理器
[转贴]手机RF设计问答
1. 什么是RF?答:RF 即Radio frequency 射频,主要包括无线收发信机。2. 当今世界的手机频率各是多少(CDMA,GSM、市话通、小灵通、模拟手机等)?答:EGSM RX: 925-960MHz, TX:880-915MHz;CD ......
jishu 无线连接
【NUCLEO-WL55JC2测评】+简单开箱
【NUCLEO-WL55JC2测评】+开箱 一直以为新开发板总有那种拆包裹,开包装箱的兴奋感! NUCLEO-WL55JC2测评开箱 正面 482796看布局就是以主芯片+调试器,基本按钮+LED外设 ......
蓝雨夜 测评中心专版
PCB设计该如何布局?
元器件的布局在满足电路性能的前提下,还要考虑元器件摆放整齐、美观,便于测试,板子的机械尺寸,插座的位置等也需认真考虑。 元件布置合理是设计出优质PCB图的基本前提。关于元件 ......
中信华 PCB设计
基于Windows CEnet平台的COM型嵌入式软件系统的设计与实现.pdf
基于Windows CEnet平台的COM型嵌入式软件系统的设计与实现.pdf47763...
yuandayuan6999 单片机
请问谁在搞汽车天窗控制器的研发?
有谁在搞汽车天窗控制器研,请联系我,QQ:1284259202; 有问题请教 谢谢! ...
yangdelili 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 642  963  488  876  1465  35  10  22  32  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved