电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB41M6600DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EB41M6600DG在线购买

供应商 器件名称 价格 最低购买 库存  
531EB41M6600DG - - 点击查看 点击购买

531EB41M6600DG概述

SINGLE FREQUENCY XO, OE PIN 1

531EB41M6600DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
JESD-609代码e3
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率41.66 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源2.5 V
认证状态Not Qualified
最大压摆率121 mA
标称供电电压2.5 V
表面贴装YES
端子面层Matte Tin (Sn)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
华为跻身全球最令员工乐观的十大科技公司前十
美国招聘网站Glassdoor上周发布了员工对未来六个月前景最为乐观的十大科技公司排行榜。谷歌排行榜首,86%的员工看好公司未来的发展。排行第十的华为是唯一上榜的中国科技公司。 此次排名是依 ......
随风北漂 工作这点儿事
如何绘制PCB大面积的区域
这是一个电源的PCB板,我想请教各位高手,象这样的大面积的铜箔线路是如何绘制的。 644784 ...
bigbat PCB设计
炒冷饭---秀一下我画的SP200编程器(一)
春节刚过,家里多了很多孩子的玩具衣物,占得地方多了; 常说(我老婆说的:loveliness:),再苦不能苦孩子,我只好收拾下我自己的电子零件,工具之类的; 该收拾的收拾,该扔的扔:Sad:; 还算是清理了一 ......
dingzy_2002 51单片机
ARM7 计算内存使用率
RP:ARM7 计算内存使用率 给点思路,如果有现成的例子更好...
wlcczw ARM技术
全裸求雪地跪求74系列芯片的verilog源代码
全裸求雪地跪求74系列芯片的verilog源代码...
qaz123456 FPGA/CPLD
请问 如何判定 元器件是真货还是假货
请问 如何判定 元器件是真货还是假货 ...
深圳小花 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1397  2211  2351  2002  429  2  39  45  10  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved