电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB121M109DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530HB121M109DG在线购买

供应商 器件名称 价格 最低购买 库存  
530HB121M109DG - - 点击查看 点击购买

530HB121M109DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530HB121M109DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号SI530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率121.109 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CML
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率108 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
开发板上ActiveSync的实现
买了一块勤研的开发板,但是他的BSP编译出来的系统连接电脑后认出的是一个USB Serial设备,而不能用ActiveSync来同步。哪位高手遇到过同类问题的,给点思路了。...
shanghai 嵌入式系统
考研咨询,有相同经历或者想发的大神们可以分享交流下吗~
普通一本毕业已经工作两年多(电子信息专业),在深圳从事Linux嵌入式开发方面的工作,鉴于想提升学历和能力,今年想努力一把考个计算机嵌入式方向(专硕),做了一些调研,目前工作内容涉及C语言、 ......
STMNXPARM Linux开发
关于S5PV210 wince 和android 显示驱动的区别
今天比较有空,突发奇想,想看看sate210 wince 和android下显示驱动的不同...
Wince.Android 嵌入式系统
NDIS方式的GPRS上网开发
求教相关大侠,还有做过Windows CE下基于NDIS方式的GPRS上网开发啊,比较常用的是PPP方式,使用mux虚拟串口,一个虚拟串口用于RIL,另一个虚拟串口专用于PPP数据传输。NDIS方式下不用到PPP协议 ......
象眼 嵌入式系统
光敏树脂的3D打印机制作完成 本应该高兴的 可心里为什么感觉有一万个艹尼玛狂奔呢
本帖最后由 cardin6 于 2017-9-8 18:40 编辑 断断续续的制作这台机器(机器先不放图了) 终于测试完成 不过为什么没太多喜悦感 反到感觉烦闷呢。。。重庆今天26度 奇怪了 打印成型尺 ......
cardin6 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 554  594  2702  1521  1318  26  30  14  32  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved