电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB75M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB75M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530BB75M0000DG - - 点击查看 点击购买

530BB75M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BB75M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率75 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
嵌入式工程师必知必会
《嵌入式工程师必知必会》浅显易懂、文风亲切、叙述全面。 针对小型和大型嵌入式项目均提出了实用的设计建议。 解决了领域新手的诸多重要疑问。 提供了真实、全面的求职、就业实 ......
tiankai001 下载中心专版
关于TI的蛋疼事
刚学M4,下个软件都要申请,还不给批,真心无语啊...
YAwei 微控制器 MCU
[大家共享]AVR汇编语言如何实现散转结构
AVR汇编语言如何实现如LJMP@A+DPTR这样的散转结构.include"8515def.inc".dsegkeyone:.byte1.csegrjmpreset.org0x10RESET:ldir16,low(RAMEND);ram的顶端ldir17,high(RAMEND)outspl,r16;设置堆栈 ......
hf8whwe Microchip MCU
Bose小音箱拆解
本帖最后由 tianshuihu 于 2020-1-9 23:49 编辑 说起来已经是2019年的事了,只是到了今天才整理出来.... 去年5月份,连续几天发现手头蓝牙音响的电量越来越低;插上充电器,有充电提 ......
tianshuihu 以拆会友
sqlce 2.0 与sql 2000同步问题,跪求答案,我快崩溃了~
各位专家大家好,问一个问题困扰了我很久就是sqlce 2.0与sql 2000 同步的问题 我的开发环境为 vb 2005 +sqlce 2.0 sp3与sql 2000 sp3 +IIS 5.1 我是在wince 5.0的mini2440 板上进行测试的 在 ......
青天 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1434  1438  2244  1349  466  42  16  23  27  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved