电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB52M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB52M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530BB52M0000DG - - 点击查看 点击购买

530BB52M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BB52M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率52 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
智能家居的现状和未来
在本章中,我们将深入了解物联网 (IoT) 如何为智能家居提供动力,以及网状网络/每间房一个 pod 通信如何实现物联网连接。我们还将了解一些物联网挑战,以及新的技术进步如何帮助应对这些挑战。 ......
兰博 无线连接
开发板申请
本人目前正在进行北京市电子设计大赛的培训,接触了MSP430的单片机,感觉非常强大。所以想申请一块继续研究。...
leitao520 微控制器 MCU
【转】如何利用好MSP430芯片内的information memory 作为掉电数据保存(EEPROM)
受朋友之托,今天第一次给大家发帖子, 把珍藏的成年老窖, 让大家尝尝, 下面是我珍藏多年的代码,我自认为有价值, 如果对你有点点帮助,请个我回个帖子. 我们用的MSP430时, 内部有几十个字节in ......
wstt 微控制器 MCU
问一下开发版上的ftp功能是怎么实现的?
好多的开发版都具有ftp等网络功能(比如arm开发版,可以从电脑上ftp软件到arm处理器中),实现这个功能需要那些硬件支持,还有软件方面,有没有参源码参考一下....
wkg029 嵌入式系统
串口 光耦 收数据
为什么串口加上光耦电路后,在前发送端(光耦电路前侧),波形正常;在后发送端(经过光耦电路),上升波形时间明显变短,下降沿时间较长, 且接入电路后其波形幅值明显变小; 求各位帮看看。。 ......
18352261656 PCB设计
关于sd卡的问题
小弟最近在做一个关于sd卡的项目 具体要求是:1:通过pc机将有用的数据存到sd卡里 2:通过单片机将其读出 遇到的问题:不知道从哪个地址开始是有用数据,不知道pc会把文件从哪 ......
pos-pos 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1170  1334  251  968  31  48  42  43  17  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved