电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB27M0000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB27M0000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530AB27M0000DG - - 点击查看 点击购买

530AB27M0000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AB27M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率27 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率121 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
遇到问题了,求解
PLC通过外端控制给变频器启动信号, PLC接一个接近开关,感应的信号为停止信号 程序是 PLC给启动信号 变频器运行,运行到接近开关能感应范围时停止,然后PLC再给一个启动信号运转,反复这样; ......
eeleader 工业自动化与控制
共模和差模信号及其噪音抑制
摘要:主要阐述共模、差模信号的关键特性和噪音的抑制方法。 关键词:共模信号差模信号噪音抑制 了解共模和差模信号之间的差别,对正确理解脉冲磁路和工作模块之间的关系是至关重要的。变压器 ......
zbz0529 嵌入式系统
华为鸿蒙 + 阿里平头哥, 润和Neptune 评测(一)
本帖最后由 James199 于 2021-10-17 18:56 编辑 目前,业内较多的组合都是 amazon的 freertos + arm 的组合, 这次我们就用 华为鸿蒙替换 freertos, 阿里平头哥替换掉arm. 先简单介 ......
James199 嵌入式系统
请问“三绞线”在英文术语中该怎么讲?
请问“三绞线”在英文术语中该怎么讲? 双绞线我知道是Twisted pairs. 请各位帮帮忙,一并给出参考出处。...
pojunnuaa 无线连接
嵌入式操作系统和我们所用的电脑操作系统的区别
WinCE和XP等操作系统的区别是什么? 可以安装在个人PC上吗?...
sg256 嵌入式系统
電力電子元件簡介
关於电力电子元件,此份资料非常的好!!简单、浅显、易懂。担任公司的工程师、专员。都一定要看得资料。...
bucu 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 711  2504  2345  2463  1701  21  56  15  53  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved