电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC74D-Q100,118

产品描述IC FF D-TYPE DUAL 1BIT 14SO
产品类别逻辑    逻辑   
文件大小774KB,共19页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74HC74D-Q100,118概述

IC FF D-TYPE DUAL 1BIT 14SO

74HC74D-Q100,118规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码SOIC
包装说明SOP,
针数14
制造商包装代码SOT108-1
Reach Compliance Codecompliant
Samacsys Description74HC(T)74-Q100 - Dual D-type flip-flop with set and reset; positive edge-trigger@en-us
系列HC/UH
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度8.65 mm
逻辑集成电路类型D FLIP-FLOP
湿度敏感等级1
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
传播延迟(tpd)265 ns
筛选级别AEC-Q100
座面最大高度1.75 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
触发器类型POSITIVE EDGE
宽度3.9 mm
最小 fmax24 MHz

文档预览

下载PDF文档
74HC74-Q100; 74HCT74-Q100
Dual D-type flip-flop with set and reset; positive edge-trigger
Rev. 3 — 4 December 2015
Product data sheet
1. General description
The 74HC74-Q100; 74HCT74-Q100 are dual positive edge triggered D-type flip-flop with
individual data (nD), clock (nCP), set (nSD) and reset (nRD) inputs, and complementary
nQ and nQ outputs. Data at the nD-input, that meets the set-up and hold time
requirements on the LOW-to-HIGH clock transition, will be stored in the flip-flop and
appear at the nQ output. The Schmitt-trigger action in the clock input, makes the circuit
highly tolerant to slower clock rise and fall times. Inputs include clamp diodes. This
enables the use of current limiting resistors to interface inputs to voltages in excess of
V
CC
.
This product has been qualified to the Automotive Electronics Council (AEC) standard
Q100 (Grade 1) and is suitable for use in automotive applications.
2. Features and benefits
Automotive product qualification in accordance with AEC-Q100 (Grade 1)
Specified from
40 C
to +85
C
and from
40 C
to +125
C
Input levels:
For 74HC74-Q100: CMOS level
For 74HCT74-Q100: TTL level
Symmetrical output impedance
Low power dissipation
High noise immunity
Balanced propagation delays
Specified in compliance with JEDEC standard no. 7A
ESD protection:
MIL-STD-883, method 3015 exceeds 2000 V
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V (C = 200 pF, R = 0
)
Multiple package options

74HC74D-Q100,118相似产品对比

74HC74D-Q100,118 74HCT74D-Q100,118 P-1005E2180DBTS 74HC74D-Q100HL
描述 IC FF D-TYPE DUAL 1BIT 14SO IC FF D-TYPE DUAL 1BIT 14SO Fixed Resistor, Thin Film, 0.25W, 218ohm, 100V, 0.5% +/-Tol, 25ppm/Cel, Surface Mount, 1005, CHIP IC FF D-TYPE DUAL 1BIT 14SO
包装说明 SOP, SOP, CHIP -
Reach Compliance Code compliant compliant not_compliant -
JESD-609代码 e4 e4 e0 -
端子数量 14 14 2 -
最高工作温度 125 °C 125 °C 155 °C -
最低工作温度 -40 °C -40 °C -55 °C -
封装形式 SMALL OUTLINE SMALL OUTLINE SMT -
表面贴装 YES YES YES -
技术 CMOS CMOS THIN FILM -
端子面层 Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag) Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag) Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier -
触发器类型 POSITIVE EDGE POSITIVE EDGE - 正边沿

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 623  1978  2644  42  591  25  44  34  23  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved