电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA148M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531EA148M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531EA148M500DGR - - 点击查看 点击购买

531EA148M500DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531EA148M500DGR规格参数

参数名称属性值
类型XO(标准)
频率148.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
阿牛哥系列故事挺进2012年
过了圣诞就是元旦,2012年正在悄悄走进!阿 牛哥和小型微型电子元器件贸易行朋友沟通 ,看 看这些处于电子元器件分销链最低端的朋友有哪些 话题。阿牛哥来一个苹果话题微博策划 ,再来一 ......
jameswangsynnex 工业自动化与控制
求帮忙
求大神指导,怎么才能让程序从中断中出来,中断标志位应该不是在读取之后自动清除呀,可是我用仿真调试时,中断标志位一直是0x40,没有被清除,跪求解决方法。。。 #include unsigned int Res ......
yngjinping 微控制器 MCU
有没有关于74LS164方面的资料啊
有关于74LS164方面的资料发一点上来,谢谢了...
d54145453 单片机
CC2640R2F 蓝牙5 评测四:蓝牙升级之硬件搭建
本帖最后由 qwerghf 于 2017-10-30 00:05 编辑 最近工作一直太忙,每天只能晚上睡觉前研究一下,周末出去调试LORA程序,没想到朋友也在开发CC2640R2F,和朋友聊了聊开发CC2640R2F,他 ......
qwerghf 无线连接
用DDK做的驱动中,中断为什么不能实现
我做的是PCI的驱动,用VC6 DDK来实现。板卡桥芯片用的是9052做的驱动中设置中断可是没有反应这是为什么呢?将9052的 LINTi1接了个开关,模拟实现中断的电平输入。相关程序如下: //获取中断 ......
pppppp 嵌入式系统
湖北成绩不错,占了全国六分之一的名额,撒花。。
本帖最后由 paulhyde 于 2014-9-15 03:05 编辑 提供几个数字,7个题里面排名第一的有2个组分别是B题的华中科技大学,E题的武汉大学。。。华中科技大学一共18个组进入全国复测尼玛太变态了,像 ......
327127049 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2814  1227  157  1339  862  36  24  14  18  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved