电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA200M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA200M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531BA200M000DGR - - 点击查看 点击购买

531BA200M000DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531BA200M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明DILCC6,.2
Reach Compliance Codecompliant
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率200 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率98 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrier
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
TI。真让人无语
收到TI快递,原又为开发板在里面,原来速尔快递和顺风跑得差不多。都是周五到的。送了一个4G U盘了,为什么还要把开发板分开送,简直不明白呀。最让我无语的是,以为开发板在里面,一打开------ ......
shilaike 微控制器 MCU
STM32串口发送数据和接收数据方式总结
串口发送数据 1、串口发送数据最直接的方式就是标准调用库函数 。 void USART_SendData(USART_TypeDef* USARTx, uint16_t Data); 第一个参数是发送的串口号,第二个参数是要发送的 ......
可乐zzZ stm32/stm8
FPGA静态时序分析简单解读
466870 ...
至芯科技FPGA大牛 FPGA/CPLD
如何在WINCE里快速访问SQLSERVER的数据库
在WINCE开发时,要连接到SQLSERVER的数据库执行一个查询,采用的SqlServerConnection,发现速度比较慢,从1万条数据里取30条数据需要2秒左右,而同样的程序如果在WINDOWS上执行,大楷10毫 ......
eqiqhigh1988 嵌入式系统
DSP工程为什么不能生成.OUT文件
小弟初次接触DSP,不知道为什么使用官方的历程就是无法生成.out文件,编译通不过,在线等 ...
飘香雪剑 DSP 与 ARM 处理器
火灾探测器图纸
火灾探测器图纸...
fw888 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 777  17  2279  1022  2141  11  38  42  29  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved