电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA172M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531AA172M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531AA172M500DGR - - 点击查看 点击购买

531AA172M500DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531AA172M500DGR规格参数

参数名称属性值
类型XO(标准)
频率172.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531

推荐资源

用launchpad在5110上显示16×16汉字,初学者可以看下
程序我上传到附件,这里先说下5110与launchpad的引脚连接:VCC:模块电源,范围为2.7-3.3V,强烈建议不要直接接到5V上去。GND:模块电源地及背光地。SCE:模块使能引脚,允许输入数据,低电平有效 ......
yuwei19891112 TI技术论坛
急求 zigbee模块灵敏度测试
公司在做一个zigbee模块,现在基本功能完成,老大发话以后需要对模块灵敏度进行测试,这项任务分配给我来完成。我个人负责软件部分,本人刚毕业,纯新手。本人想了解下关于zigbee灵敏度测试这方 ......
塞利木 无线连接
CPBRT经典模电习题和答案
很经典的,欢迎大家下载...
yu391315734 模拟电子
迅为3399开发板Linux固件编译-Debian系统编译烧写
1 获取 Debian 源码 Ubuntu、Linux qt 和 debian 系统共用一套源码,获取 debian 源码具体参考“13.1.1 获取 Linux 源码” 2 安装 Debian 源码依赖包 如果您使用的是搭建好编译环 ......
遥寄山川 ARM技术
F28M35H52C1通过M3复位C28总失败
在M3程序中定时进行复位C28操作(20秒1次),代码如下:HWREG(SYSCTL_MWRALLOW) = 0xA5A5A5A5;*((long * )0x400FB8C0) &= 0xFFFEFFFF; DELAY_10US(); *((long * )0x400FB8C0) |= 0x00010000; ......
andyzhang 微控制器 MCU
【设计工具】介绍XILINX公司内部植入的软核Microblaze
主要介绍XILINX公司内部植入的软核Microblaze,通常的相关知识,以及相关的入门实验,对初学有很大的帮助 81962...
GONGHCU FPGA/CPLD

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1802  1191  555  1633  878  37  24  12  33  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved