电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CA148M351DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530CA148M351DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530CA148M351DGR - - 点击查看 点击购买

530CA148M351DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530CA148M351DGR规格参数

参数名称属性值
类型XO(标准)
频率148.351MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)88mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
stm8指令执行周期需要几个系统时钟?
stm8 指令执行周期需要几个系统时钟? 有没有 DEMO 汇编代码?...
cindy99 stm32/stm8
梦之旅同学松鼠1.0学习笔记(四)之UART
1. 1. 串口的基本概念 在STM32的参考手册中,串口被描述成通用同步异步收发器(USART),它提供了一种灵活的方法与使用工业标准NRZ异步串行数据格式的外部设备之间进行全双工数据交换。USART利 ......
梦之旅 stm32/stm8
控制AD0809的时候为什么要加反相器?
控制AD0809的时候为什么要加反相器? 或者要加与非门控制? 为什么不能直接设置为相应的逻辑值...
sunzhaojie 嵌入式系统
有关于编程的一个问题
各位大虾:我如果要编一个AD采样程序,除了和AD相关的操作外,对系统要做那些工作?要初始化那些寄存器??比如选CPU时钟?………………...
silow 微控制器 MCU
天祥 十天学会CPLD FPGA VHDL视频教程(3.12G完整版)
第一讲:主要讲解CPLD系统开发的基本概念,介绍了CPLD和FPGA的各自特点、生产厂家和相应的软件以及开发相关的硬件描述语言。以分频器为例,让大家了解Altera公司的Quartus II软件的基本使用方法 ......
676797119 FPGA/CPLD
关于viper50
关于viper50 我最近用viper50做了一款16.8V2A的恒流恒压电源,恒流恒压功能都不错,可以稳压到2.6A电压都不掉。可是就是viper50的温度过高,不能放入密闭的盒子里面,如果放入密闭的盒子 ......
风无形 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1166  892  832  1845  2043  17  16  22  29  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved